สาเหตุของประสิทธิภาพการเขียนต่ําบนพาธการตอบสนองการเขียนในโหมด AXI Backpressure คือ เมื่อเปิดใช้งาน AXI backpressure จะไม่สามารถมีหมายเลขอัตรารับส่งการเขียนที่ต้องการได้
ในโหมดนี้ จะมีการสร้างอินสแตนซ์ FIFO ในการตอบสนองการอ่านซอฟต์ลอจิก แต่ขณะนี้ตื้นเกินไปที่จะรองรับการตอบสนองการเขียนจํานวนมาก ส่งผลให้ IP หน่วยความจําแบนด์วิดธ์สูง (HBM2) Intel® Stratix® 10 MX/NX FPGA IP ถูกกดดันอีกครั้ง ภายในถึง HBMC แรงกดกลับนี้ส่งผลให้เกิดแรงดันย้อนกลับบนช่องคําสั่งการเขียน ซึ่งจะจํากัดอัตรารับส่งของระบบโดยรวม
หากต้องการแก้ไขปัญหานี้ ให้เพิ่มความลึกของการตอบสนองของการเขียน FIFO จาก 16 เป็น 32 ซึ่งจะเพิ่มความกว้างของตัวนับ FIFO ด้วย 1 บิต อย่างไรก็ตาม ไม่มีผลกระทบต่อพื้นที่ดังกล่าว
ปัญหานี้แก้ไขได้ตั้งแต่ซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.2 เป็นต้นไป