ID บทความ: 000095001 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 19/05/2023

ทําไมอัตรารับส่งข้อมูลการเขียนในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 21.4 HBM2 จึงลดลงเมื่อเปิดใช้งานแรงดันย้อนกลับ AXI ใน IP Intel® Stratix® 10 MX HBM2

สิ่งแวดล้อม

  • ซอฟต์แวร์การออกแบบ Intel® Quartus® Prime
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    สาเหตุของประสิทธิภาพการเขียนต่ําบนพาธการตอบสนองการเขียนในโหมด AXI Backpressure คือ เมื่อเปิดใช้งาน AXI backpressure จะไม่สามารถมีหมายเลขอัตรารับส่งการเขียนที่ต้องการได้

    ในโหมดนี้ จะมีการสร้างอินสแตนซ์ FIFO ในการตอบสนองการอ่านซอฟต์ลอจิก แต่ขณะนี้ตื้นเกินไปที่จะรองรับการตอบสนองการเขียนจํานวนมาก ส่งผลให้ IP หน่วยความจําแบนด์วิดธ์สูง (HBM2) Intel® Stratix® 10 MX/NX FPGA IP ถูกกดดันอีกครั้ง ภายในถึง HBMC แรงกดกลับนี้ส่งผลให้เกิดแรงดันย้อนกลับบนช่องคําสั่งการเขียน ซึ่งจะจํากัดอัตรารับส่งของระบบโดยรวม

    หากต้องการแก้ไขปัญหานี้ ให้เพิ่มความลึกของการตอบสนองของการเขียน FIFO จาก 16 เป็น 32 ซึ่งจะเพิ่มความกว้างของตัวนับ FIFO ด้วย 1 บิต อย่างไรก็ตาม ไม่มีผลกระทบต่อพื้นที่ดังกล่าว

    ความละเอียด

    ปัญหานี้แก้ไขได้ตั้งแต่ซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.2 เป็นต้นไป

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้