ID บทความ: 000094247 ประเภทข้อมูล: ข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 28/11/2023

ทําไมตัวอย่างการออกแบบ CPRI Intel® FPGA IP สําหรับตัวแปร 24G ที่มีอุปกรณ์ Intel® Stratix® 10 L/H-Tile ไม่สามารถจําลองเมื่อใช้โปรแกรมจําลอง Cadence Xcelium*

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 22.4 และรุ่นก่อนหน้า คุณอาจเห็นตัวอย่างการออกแบบ Intel® FPGA IP CPRI สําหรับตัวแปร 24G ที่มีอุปกรณ์ Intel® Stratix® 10 L/H-Tile ไม่สามารถจําลองเมื่อใช้โปรแกรมจําลอง Cadence Xcelium*

    ความละเอียด

    ไม่มีการแก้ไขปัญหาสําหรับปัญหานี้
    ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในรุ่นอนาคตของซอฟต์แวร์ Intel® Quartus® Prime Pro Edition

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Intel® Stratix® 10 GX FPGA
    Intel® Stratix® 10 MX FPGA
    เอฟพีจีเอ Intel® Stratix® 10 NX
    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 TX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้