ID บทความ: 000094100 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 17/10/2023

ข้อผิดพลาดภายใน: ระบบย่อย: FDRGN, ไฟล์: /quartus/fitter/fdrgn/fdrgn_expert.cpp, บรรทัด: 5653

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 22.4 และรุ่นก่อนหน้า คุณอาจเห็นข้อผิดพลาดภายในระหว่างขั้นตอน Fitter ข้อผิดพลาดภายในนี้อาจเกิดขึ้นเมื่อพินไม่ใช่พิน HPS EMIF หรือพินเอาต์พุต GPIO ที่วางอยู่ใน HPS EMIF IO Bank เฉพาะเมื่อใช้อุปกรณ์ SoC Intel® Arria® 10

    ความละเอียด

    หากต้องการหลีกเลี่ยงปัญหา ให้ถอดพินที่วางอยู่ใน HPS EMIF IO Bank เฉพาะ (เลน 3 ของธนาคาร 2K) เมื่อใช้อุปกรณ์ SoC Intel® Arria® 10

    ใช้เฉพาะกับพิน HPS EMIF หรือเอาต์พุต GPIO

    ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วย Intel® Quartus®ซอฟต์แวร์ Prime Pro Edition เวอร์ชัน 23.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้