เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.4 ทําให้ Intel® FPGA IP Ethernet Multirate ที่เปิดใช้งาน PTP บนพอร์ต 1 จะไม่จัดแนวสัญญาณอินเทอร์เฟซการประทับเวลา RX กับตัวบ่งชี้ RX Start of Packet ปัญหานี้มีผลต่อการกําหนดค่ากลุ่มการกําหนดค่าใหม่ต่อไปนี้:
อินเทอร์เฟซไคลเอนต์: MAC Avalon Streaming Interface ที่เปิดใช้งาน PTP
ประเภท PMA |
กลุ่มกําหนดค่าใหม่ |
โปรไฟล์โหมดอีเธอร์เน็ตขณะทํางาน |
สัญญาณอินเตอร์เฟซที่ได้รับผลกระทบ |
FGT |
สามารถกําหนดค่าใหม่ได้ 100GE-2 |
10/25GE-1 |
o_p1_ptp_rx_its ที่ถูกต้อง [95:0] ไม่สอดคล้องกับ o_rx_startofpacket[1] |
FHT |
สามารถกําหนดค่าใหม่ได้ 100GE-2 |
10/25GE-1 |
o_p1_ptp_rx_its ที่ถูกต้อง [95:0] ไม่สอดคล้องกับ o_rx_startofpacket[1] |
อินเทอร์เฟซไคลเอนต์: MAC ที่แบ่งส่วนด้วย PTP ที่เปิดใช้งาน
ประเภท PMA |
กลุ่มกําหนดค่าใหม่ |
โปรไฟล์โหมดอีเธอร์เน็ตขณะทํางาน |
สัญญาณอินเตอร์เฟซที่ได้รับผลกระทบ |
FGT |
สามารถกําหนดค่าใหม่ได้ 100GE-2 |
10/25GE-1 |
o_p1_ptp_rx_its ที่ถูกต้อง [95:0] ไม่สอดคล้องกับ SOP ใน o_rx_mac_inframe[2] |
FHT |
200GE-2 สามารถกําหนดค่าใหม่ได้ |
50GE-1 |
o_p1_ptp_rx_its ที่ถูกต้อง [95:0] ไม่สอดคล้องกับ SOP ใน o_rx_mac_inframe[5:4] |
ในการแก้ไขปัญหานี้ คุณควรหน่วงเวลาอินเทอร์เฟซข้อมูล RX ด้วย (5) i_clk_rx รอบสัญญาณนาฬิกา สําหรับโปรไฟล์ 10/25GE-1 หรือ (2) i_clk_rx รอบสัญญาณนาฬิกา สําหรับโปรไฟล์ 50GE-1
ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 23.1