ID บทความ: 000093292 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/06/2023

ทําไมจึงมีความล้มเหลวในการทํางานเมื่อใช้อุปกรณ์ Intel Agilex® FPGAs F-ซีรีส์ -4F ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.3 และก่อนหน้า

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.3 และก่อนหน้า คุณอาจเห็นข้อผิดพลาดในการทํางานใน Intel Agilex® FPGAs ซีรี่ส์ F ที่มีเกรดความเร็ว -4F ปัญหานี้เกิดขึ้นเนื่องจากความคมชัดในรุ่นเวลาสําหรับอุปกรณ์บางอย่างที่ 0°C

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.4

    หากโครงการของคุณยังอยู่ในขั้นตอนการออกแบบ และคุณกําลังใช้ซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.3 หรือก่อนหน้า หรือหากคุณไม่สามารถส่งออกการออกแบบของคุณได้ ย้ายการออกแบบของคุณไปยังซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 22.4 หรือใหม่กว่าตามขั้นตอนถัดไป:

    1. เปิด โครงการดั้งเดิมในซอฟต์แวร์ Intel® Quartus® Prime Edition 22.4 หรือใหม่กว่า คลิก ใช่ หากมีพรอมต์ให้เปิดโครงการที่สร้างขึ้นด้วยเวอร์ชันซอฟต์แวร์อื่น
    2. ดําเนินการต่อ ด้วยกระบวนการออกแบบ

    หากคุณกําลังกําหนดเป้าหมายเวอร์ชันซอฟต์แวร์ Intel® Quartus® Prime Pro Edition, 22.3 หรือก่อนหน้า และโครงการของคุณจะเสร็จสมบูรณ์และในขั้นตอนการผลิต ให้ทําตามขั้นตอน (1) ถึง (8):

    1. เปิด โครงการดั้งเดิมในเวอร์ชันซอฟต์แวร์ Prime Pro Edition Intel Quartus เป้าหมาย
    2. ส่งออก ผลลัพธ์การคอมไพล์ขั้นสุดท้ายของโครงการของคุณโดยคลิก Project > Export Design และเลือกสแนปช็อตสุดท้าย
    3. ปิด การออกแบบ
    4. เปิด โครงการดั้งเดิมในซอฟต์แวร์ Intel Quartus Prime Pro Edition เวอร์ชั่น 22.4 หรือใหม่กว่า และ คลิก ใช่ หากมีพรอมต์ให้เปิดโครงการที่สร้างขึ้นด้วยซอฟต์แวร์เวอร์ชั่นอื่น
    5. คลิกที่ Project > Import Design และระบุเวอร์ชันสุดท้ายของไฟล์ฐานข้อมูล เปิดเขียนทับฐานข้อมูลของโครงการที่มีอยู่เพื่อลบผลลัพธ์ก่อนหน้า
    6. รัน การวิเคราะห์เวลาลงนามโดยเรียกใช้งานการประมวลผล> เริ่ม> การวิเคราะห์เวลาเริ่มต้น (signoff)
      • หากการออกแบบได้รับผลกระทบ คุณจะเห็นปัญหาเกี่ยวกับเวลาใหม่ ดําเนินการต่อไปที่ขั้นตอน (7)
      • หากการออกแบบผ่านการวิเคราะห์เวลา ไม่จําเป็นต้องดําเนินการใดๆ อีก
    7. เรียกใช้ การคอมไพล์โครงการของคุณโดย คลิก ประมวลผล> เริ่มการคอมไพล์
      • หากปัญหาเกี่ยวกับเวลาได้รับการแก้ไขแล้ว ไม่จําเป็นต้องดําเนินการใดๆ อีก และคุณควรใช้ไฟล์กําหนดค่าใหม่
      • หากคุณยังคงเห็นปัญหาเกี่ยวกับเวลาในการออกแบบ ให้ไปที่ขั้นตอนที่ 8
    8. ปรับการออกแบบของคุณให้เหมาะสมสําหรับการปิดเวลาและคอมไพล์การออกแบบของคุณอีกครั้งจนกว่าการออกแบบจะเป็นไปตามข้อกําหนดด้านเวลา
      • ในบางครั้ง การคอมไพล์ในหลายๆ เริ่มต้นอาจช่วยในการปิดเวลา

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7 F-ซีรีส์

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้