ID บทความ: 000093108 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/12/2023

ทําไมฉันถึงเห็นอัตราความผิดพลาดบิต (BER) สูงเมื่อใช้ Intel® FPGA IP F-Tile PMA/FEC Direct PHY ในโหมดลูปแบ็คภายนอก

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
    IP เอฟพีจีเอ Intel® Deterministic Latency PHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากข้อจํากัดของการตั้งค่าพารามิเตอร์ตัวส่งสัญญาณ F-Tile PMA/FEC Direct PHY เริ่มต้น คุณจะเห็นอัตราความผิดพลาดบิต (BER) สูง หากการสูญเสียการแทรกลูปแบ็คภายนอกใหญ่กว่า 5 dB พารามิเตอร์ตัวรับส่งสัญญาณเริ่มต้นสามารถทํางานได้ดีเฉพาะกับการสูญเสียการแทรกที่เล็กกว่า 5 dB

ความละเอียด

ด้วยสถานการณ์ถ้าการสูญเสียการแทรกมีขนาดใหญ่กว่า 5 dB คุณต้องเพิ่มพารามิเตอร์อะนาล็อก TX ที่เหมาะสมในไฟล์ qsf เพื่อหลีกเลี่ยง BER หมายเหตุแอปพลิเคชันในอนาคตจะได้รับการอัปเดตเพื่อนําทางการดีบัก

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7 F-ซีรีส์
เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7 I-ซีรีส์

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้