ID บทความ: 000092748 ประเภทข้อมูล: ข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 26/10/2022

ทําไมจึงใช้เวลานานจนกว่า SDI II Intel® FPGA IP Receiver จะตรวจจับมาตรฐานวิดีโอเมื่อได้รับมาตรฐานวิดีโอ SD-SDI

สิ่งแวดล้อม

  • ซอฟต์แวร์การออกแบบ Intel® Quartus® Prime
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.3 และซอฟต์แวร์ Standard Edition เวอร์ชั่น 21.1 และก่อนหน้า อาจใช้เวลานานจนกว่าตัวรับสัญญาณ SDI II Intel® FPGA IPจะตรวจจับมาตรฐานวิดีโอเมื่อได้รับมาตรฐานวิดีโอ SD-SDI

    ปัญหานี้อาจเกิดขึ้นเมื่อแหล่งนาฬิกาของ rx_coreclk และ xcvr_refclk ในIntel FPGA IP SDI II อยู่ที่ 0 ppm

    ความละเอียด

    มีโปรแกรมแก้ไขเพื่อแก้ไขปัญหานี้สําหรับซอฟต์แวร์ Intel® Quartus® Prime Standard Edition เวอร์ชั่น 18.1
    ดาวน์โหลดและติดตั้งโปรแกรมแก้ไข 0.23std จากลิงก์ที่เหมาะสมด้านล่าง แล้วสร้างไฟล์ตั้งโปรแกรมของคุณใหม่

    ปัญหานี้มีกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Intel Quartus Prime Pro/Standard Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 7 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA
    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7 I-ซีรีส์
    Arria® V FPGA และ SoC FPGA
    Intel® Arria® 10 FPGA และ SoC FPGA
    Cyclone® V FPGA และ SoC FPGA
    Intel® Cyclone® 10 GX FPGA
    Stratix® V FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้