ID บทความ: 000092533 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/08/2023

ทําไมฉันถึงเห็นว่าการยืนยัน mem_reset_n และ mem_cke ไม่เป็นไปตามข้อกําหนดของ JEDEC ที่ Intel® Arria®10 FPGA DDR4, การจําลอง IP EMIF IP DDR3

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® Arria® 10 อินเทอร์เฟซหน่วยความจำภายนอก
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นการละเมิดเวลาการเตรียมใช้งานลําดับการกําหนดค่าเริ่มต้น DDR4 และ DDR3 โดยที่ข้อกําหนด JEDEC กําหนด 500us ที่การจําลอง

    ความละเอียด

    เพื่อลดเวลาการจําลองและฮาร์ดแวร์จริงให้สั้นลงตามข้อกําหนด JEDEC

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้