ID บทความ: 000092430 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 22/02/2023

เฟิร์มแวร์อุปกรณ์ล่าสุดสําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.2 มีอะไรบ้าง

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
    โปรแกรมเมอร์และเครื่องมือ Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

ปัญหาสำคัญ

คำอธิบาย

สามารถดาวน์โหลดเฟิร์มแวร์อุปกรณ์ล่าสุดสําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.2 ได้จากลิงก์ด้านล่าง

การแก้ไขสําหรับปัญหาต่อไปนี้จะรวมอยู่ในรุ่นล่าสุด (รุ่นล่าสุดรวมถึงการแก้ไขก่อนหน้านี้ทั้งหมดและแทนที่เฟิร์มแวร์ของอุปกรณ์รุ่นก่อนหน้านี้):

เปลี่ยนล็อก:  

Patch# 0.06fw:
โปรแกรมปรับปรุงนี้จะแก้ไขปัญหาต่อไปนี้
- ไม่สามารถกู้คืนจากการหยุดชะงักของบิตสตรีม ASx4 บนอุปกรณ์ Intel® Stratix® 10 และอุปกรณ์ Intel Agilex®
- ตัวจัดการอุปกรณ์ FPGA 10 Intel® Stratix® ค้างที่ทําให้เกิดปัญหา JTAG และการกําหนดค่า PR ใหม่
- การอัปเดตระบบระยะไกล (RSU): การไม่โหลดภาพที่มีสถานะข้อผิดพลาด RSU 0xf0040074
- Fcs_client ไม่สามารถถอดรหัสได้หลังจากผ่านวงจรพลังงาน

Patch# 0.17fw:
โปรแกรมแก้ไขนี้เปิดใช้งาน GET_ROM_PATCH_SHA384 คําสั่ง SDM Mailbox สําหรับอุปกรณ์ Intel® eASIC™ N5X

Patch# 0.31fw:
โปรแกรมปรับปรุงนี้แก้ไขปัญหาเกี่ยวกับอุปกรณ์ Intel® eASIC™โดยการเปลี่ยนกลยุทธ์การสุ่มตัวอย่างของ TRNG เพื่อให้แน่ใจว่าตัวเลขแบบสุ่มอยู่ในช่วงที่ยอมรับได้และไม่ถูกปฏิเสธ

Patch# 0.46fw:
ซึ่งจะแก้ไขปัญหาสองประการต่อไปนี้:
- ข้อผิดพลาดการทํางาน M20K ในภูมิภาคการกําหนดค่าบางส่วนใหม่หลังจากการกําหนดค่าใหม่บางส่วนบนอุปกรณ์ Intel Agilex ไม่ได้ใช้ M20K ที่ได้รับผลกระทบในการออกแบบก่อนการกําหนดค่าใหม่บางส่วน [หมายเลขติดตามข้อบกพร่อง/คุณสมบัติ: 15011390636]
- ความไม่เสถียรในการบูต HPS หรือการทํางานล้มเหลวที่ไม่คาดคิดเนื่องจากหน่วยความจําเสียหายเนื่องจากฟังก์ชั่นการซ่อมแซม HPS RAM ที่ปิดใช้งานไม่ถูกต้อง [หมายเลขติดตามข้อบกพร่อง/คุณสมบัติ: 15011397500]

Patch# 0.50fw:

- ข้อผิดพลาด SHA ที่ไม่ตรงกันและการกําหนดค่า AVSTx8 ล้มเหลวเมื่อใช้บิตสตรีมที่เข้ารหัส
- การรองรับ Quartus Programmer เพื่อโหลดเฟิร์มแวร์การเตรียมใช้งานผ่าน AVSTx8 โดยใช้ PFL-II IP
- ข้อผิดพลาดภายในที่ SMH ของการออกแบบที่ซับซ้อนมีบิตที่สําคัญและไม่สําคัญในทุกภูมิภาค
- ข้อผิดพลาดภายในที่เกิดจากการเปลี่ยนอุปกรณ์ที่มีอยู่ในห่วงโซ่ JTAG ด้วยตระกูลอุปกรณ์ที่แตกต่างกันและเริ่มการเขียนโปรแกรมอุปกรณ์ในภายหลัง
- Intel Agilex FPGA ความล้มเหลวในการอัปเดต CvP หลังจากดําเนินการ QSPI ผ่าน IP กล่องจดหมาย
- Intel Stratix 10 FPGA ไม่สามารถบูตไปยัง FSBL หลังจากรีบูตใน Linux หากมีการใช้ภาพแอปพลิเคชันรวมจากซอฟต์แวร์ Intel Quartus Prime Pro Edition เวอร์ชั่น 21.2 และใหม่กว่า

Patch# 0.51fw:

- RSU ไม่สามารถกู้คืนได้หลังจากใช้อิมเมจแอปพลิเคชันอุปกรณ์ที่ไม่ถูกต้อง

- ไม่มี refclk1 ระหว่างโหมด 2x8 Bifurcation เนื่องจากไม่สามารถระบุ PCIe0 หลังจากรีบูตได้

- แก้ไขปัญหาความล้มเหลวในการกําหนดค่าใหม่บางส่วน (PR) เป็นระยะๆ โดยที่ SDM ค้างเนื่องจากสภาวะการแข่งขันระหว่างการกําหนดค่าและงานกล่องจดหมาย

โปรดดูคู่มือผู้ใช้ต่อไปนี้:

 

ความละเอียด

ดาวน์โหลดเฟิร์มแวร์ของอุปกรณ์ล่าสุดจากลิงก์ต่อไปนี้:

หมาย เหตุ:

  • ต้องใช้โปรแกรมแก้ไขกับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition และโปรแกรมเมอร์ Prime Pro Edition Intel® Quartus® Prime Pro Edition แบบสแตนด์อโลน
  • ไม่จําเป็นต้องทําการคอมไพล์ใหม่
  • ไฟล์การเขียนโปรแกรมทั้งหมดควรถูกสร้างขึ้นใหม่
    • เรียกใช้เจนเนอเรชั่นหรือการแปลงไฟล์การเขียนโปรแกรมอีกครั้งโดยใช้ตัวสร้างไฟล์โปรแกรมซอฟต์แวร์ Intel Quartus Prime

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7
Intel® Stratix® 10 FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้