ปัญหาสำคัญ
สามารถดาวน์โหลดเฟิร์มแวร์อุปกรณ์ล่าสุดสําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.1 ได้จากลิงก์ด้านล่าง
การแก้ไขสําหรับปัญหาต่อไปนี้จะรวมอยู่ในรุ่นล่าสุด (รุ่นล่าสุดรวมถึงการแก้ไขก่อนหน้านี้ทั้งหมดและแทนที่เฟิร์มแวร์ของอุปกรณ์รุ่นก่อนหน้านี้):
เปลี่ยนล็อก:
เฟิร์มแวร์เวอร์ชั่น 0.24fw
- ID บัก: 1508945787, 22012654574: พิน CONF_DONE ล้มเหลวสูงหลังจากตั้งโปรแกรม RBF ใหม่ด้วยคีย์ที่ตรงกัน
- ID บัก: 1508942598, 22012565848, 22012765813, 22012742291: ภาพจากโรงงานไม่สามารถบูตได้หลังจากอิมเมจของแอพพลิเคชั่นทั้งหมดเสียหาย
- ID บัก: 22012742782: ไม่สามารถเขียน eFuses ทางกายภาพได้
- ID บัก: 1508992408: ลบการตั้งค่า AS_CLK 133 MHz และ 108 MHz ที่ไม่ถูกต้องออกจากซอฟต์แวร์ Intel Quartus Prime
เฟิร์มแวร์เวอร์ชั่น 0.43fw
- การทดสอบการหยุดชะงักของบิตสตรีม Intel® Stratix® 10 FPGA และ FPGA Intel Agilex® การทดสอบการหยุดชะงักของ ASx4 บิตล้มเหลวจากการหยุดชะงัก
- Intel Stratix ตัวจัดการอุปกรณ์ที่ปลอดภัย (SDM) Intel Stratix 10 FPGA ค้างซึ่งก่อให้เกิดปัญหา JTAG และการกําหนดค่า PR ใหม่
- ไม่สามารถโหลดภาพที่มีข้อผิดพลาด RSU พร้อม 0xf0040074 สถานะ
- Fcs_client ไม่สามารถถอดรหัสได้หลังจากวงจรพลังงาน
เฟิร์มแวร์เวอร์ชั่น 0.52fw
- Intel Stratix 10 FPGA การกําหนดค่าล้มเหลวครั้งแรกเมื่อ VCC VID = 900mv และ Intel Stratix การกําหนดค่าล้มเหลว 10 FPGA เมื่อเปิดรหัสการแก้ไขข้อผิดพลาด HBM (ECC)
- เฟิร์มแวร์เวอร์ชั่น 0.58fw
- การกําหนดค่าล้มเหลวใน PMF Auto Discovery Direct Mode
เฟิร์มแวร์เวอร์ชั่น 0.59fw
- Intel Stratix 10 FPGA การกําหนดค่าล้มเหลวครั้งแรกเมื่อ VCC VID=900mv
- การกําหนดค่า FPGA Intel Stratix 10 ล้มเหลวเมื่อเปิด HBM ECC
- คําเตือนการแฮช Intel Stratix 10 FPGA ไม่ตรงกันระหว่างการสร้างไฟล์กําหนดค่า
- ® ชีพจร nSTATUS Intel Agilex FPGA ในการกําหนดค่าใหม่สําหรับการสตรีมมิ่งแบบ Avalon®
เฟิร์มแวร์เวอร์ชั่น 0.65fw
- ข้อผิดพลาดภายในที่ SMH ของการออกแบบที่ซับซ้อนมีบิตที่สําคัญและไม่สําคัญในทุกภูมิภาค
- ข้อผิดพลาดภายในใน PGMIO ที่เกิดจากการเปลี่ยนอุปกรณ์ที่มีอยู่ในห่วงโซ่ JTAG ด้วยตระกูลอุปกรณ์อื่นและเริ่มการเขียนโปรแกรมอุปกรณ์ในภายหลัง
- Intel Quartus การรองรับโปรแกรมเมอร์เพื่อโหลดเฟิร์มแวร์การเตรียมใช้งานผ่าน AVSTx8 โดยใช้ PFL-II IP
- การไม่อ่าน/เขียน RAM บางอย่างบนอุปกรณ์ SoC Intel Agilex® บางตัวทําให้เกิดการบูต HPS Linux ล้มเหลว HPS RAM ที่ได้รับผลกระทบประกอบด้วยแคช L2, OCRAM, CCU, USB, CoreSight และ EMAC
- Intel Stratix 10 ไม่สามารถบูตไปยัง FSBL หลังจากรีบูตใน Linux หากภาพแอปพลิเคชันรวมจาก Intel Quartus Prime Pro เวอร์ชั่น 21.2 และใช้ในภายหลัง
- SHA มีข้อผิดพลาดที่ไม่ตรงกันและการกําหนดค่า AVSTx8 ล้มเหลวเมื่อใช้บิตสตรีมที่เข้ารหัส
เฟิร์มแวร์เวอร์ชั่น 0.69fw
- แก้ไขข้อบกพร่องที่ RSU ล้มเหลวในการกู้คืนหลังจากใช้ภาพแอปพลิเคชันอุปกรณ์ที่ไม่ถูกต้อง
- แก้ไขข้อบกพร่องใน Intel Agilex® ที่ไม่มีโหมด 2x8 bifurcation refclk1 เนื่องจากไม่สามารถระบุ PCIe0 หลังจากรีบูตได้
- แก้ไขปัญหาความล้มเหลวในการกําหนดค่าใหม่บางส่วน (PR) เป็นระยะๆ โดยที่ SDM ค้างเนื่องจากสภาวะการแข่งขันระหว่างการกําหนดค่าและงานกล่องจดหมาย
- แก้ไขข้อบกพร่องที่ผู้ใช้ไม่สามารถตั้งค่าที่อยู่เริ่มต้นสําหรับภาพพาร์ทิชันใน PFG สําหรับแฟลช GD25LM512 QSPI
- แก้ไขการเข้ารหัส/ถอดรหัสล้มเหลวสําหรับความยาวแบบสุ่ม แก้ไขความล้มเหลวในการถอดรหัสไคลเอนต์ FCS ในวงจรพลังงาน
- แก้ไขข้อผิดพลาดการทํางาน M20K ในภูมิภาคการกําหนดค่าบางส่วนใหม่หลังจากการกําหนดค่าอุปกรณ์ Intel Agilex®บางส่วนใหม่ M20K ที่ได้รับผลกระทบจะไม่ถูกใช้ในการออกแบบก่อนการกําหนดค่าใหม่บางส่วน
- แก้ไขข้อบกพร่องที่บล็อกพาร์ติชันถูกปรับขนาดหากมีไฟล์ไบนารี
โปรดดูเอกสารต่อไปนี้ด้วย:
- การอัปเดตเฟิร์มแวร์ SDM ในคู่มือผู้ใช้การกําหนดค่า FPGA Intel Agilex®
- การอัปเดตเฟิร์มแวร์ SDM ในคู่มือการปรับตั้งค่า Intel® Stratix® 10 FPGA
ดาวน์โหลดเฟิร์มแวร์อุปกรณ์ล่าสุดจากลิงก์ต่อไปนี้:
-
Patch 0.69FW สําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition สําหรับ Windows (.exe)
-
Patch 0.69FW สําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition สําหรับ Linux (.run)
หมายเหตุ:
-
ต้องนําโปรแกรมแก้ไขไปใช้กับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition และโปรแกรมเมอร์และเครื่องมือ Prime Pro Edition Intel® Quartus® Prime Edition
-
ไม่จําเป็นต้องคอมไพล์ใหม่
-
ไฟล์การเขียนโปรแกรมทั้งหมดควรถูกสร้างขึ้นใหม่
-
เรียกใช้เจนเนอเรชั่นหรือการแปลงไฟล์การเขียนโปรแกรมอีกครั้งโดยใช้ตัวสร้างไฟล์การเขียนโปรแกรมซอฟต์แวร์ Intel® Quartus® Prime
-