ปัญหาสำคัญ
สามารถดาวน์โหลดเฟิร์มแวร์อุปกรณ์ล่าสุดสําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.3 ได้จากลิงก์ด้านล่าง
การแก้ไขสําหรับปัญหาต่อไปนี้จะรวมอยู่ในรุ่นล่าสุด (รุ่นใหม่ล่าสุดรวมถึงการแก้ไขก่อนหน้านี้ทั้งหมดและแทนที่เฟิร์มแวร์ของอุปกรณ์รุ่นก่อนหน้านี้):
เปลี่ยนล็อก:
เวอร์ชั่น FW 0.01fw:
- Intel® Stratix® 10 FPGA การกําหนดค่าล้มเหลวครั้งแรกเมื่อ VCC VID = 900mv และ Intel® Stratix® การกําหนดค่าล้มเหลว 10 FPGA เมื่อ HBM ECC เปิดใช้งาน
เวอร์ชั่น FW 0.08fw:
- เฟิร์มแวร์ EMIF สําหรับชิ้นส่วน Micron 16Gb x8 E-die
เวอร์ชั่น FW 0.17fw:
- การกําหนดค่าใหม่บางส่วนล้มเหลวเป็นระยะๆ
เวอร์ชั่น FW 0.47fw:
- ข้อผิดพลาดการทํางาน M20K ในภูมิภาคการกําหนดค่าบางส่วนใหม่หลังจากการกําหนดค่าอุปกรณ์ Intel Agilex® บางส่วนใหม่ ไม่ได้ใช้ M20K ที่ได้รับผลกระทบในการออกแบบก่อนการกําหนดค่าใหม่บางส่วน [หมายเลขติดตามข้อบกพร่อง/คุณลักษณะ: 15011390636]
- ความไม่เสถียรในการบูต HPS หรือการทํางานล้มเหลวที่ไม่คาดคิดเนื่องจากหน่วยความจําเสียหายเนื่องจากฟังก์ชั่นการซ่อมแซม HPS RAM ที่ปิดใช้งานไม่ถูกต้อง [หมายเลขติดตามข้อบกพร่อง/คุณสมบัติ: 15011397500]
เวอร์ชั่น FW 0.49fw:
- ข้อผิดพลาด SHA ที่ไม่ตรงกันและการกําหนดค่า AVSTx8 ล้มเหลวเมื่อใช้บิตสตรีมที่เข้ารหัส
- Intel® Quartus®การสนับสนุนโปรแกรมเมอร์ซอฟต์แวร์ Prime เพื่อโหลดเฟิร์มแวร์การเตรียมใช้งานผ่าน AVSTx8 โดยใช้ PFL-II IP
- ข้อผิดพลาดภายในที่เกิดจากการเปลี่ยนอุปกรณ์ที่มีอยู่ในห่วงโซ่ JTAG ด้วยตระกูลอุปกรณ์ที่แตกต่างกันและเริ่มการเขียนโปรแกรมอุปกรณ์ในภายหลัง
- Intel Agilex FPGA ความล้มเหลวในการอัปเดต CvP หลังจากดําเนินการ QSPI ผ่าน IP กล่องจดหมาย
- ระหว่างการเริ่มต้น SDM จะส่งคําสั่ง STATUS_BYTE ไปยัง VR เพื่อให้แน่ใจว่า PMBus ทํางานตามปกติ พบว่า VR บางตัวไวต่อเสียงรบกวนระหว่างการเปิดเครื่องและอาจรายงานข้อผิดพลาดเท็จ ตอนนี้รหัสจะดูการตอบสนองของ STATUS_BYTE และออกคําสั่ง CLEAR_FAULT หากมีการรายงานข้อผิดพลาด
- ในระหว่างโหมดผู้ใช้ SDM จะทําการสํารวจ VR (Voltage Regulator) ที่รองรับพร้อมคําสั่ง STATUS_WORD และล็อกข้อผิดพลาดใดๆ ลงใน EMQ (Error Message Queue) เมื่อตรวจพบข้อผิดพลาดใน STATUS_WORD จําเป็นต้องมี CLEAR_FAULTS ในการล้างข้อผิดพลาดเพื่อป้องกันการรายงานซ้ําๆ ใน EMQ โปรแกรมแก้ไขนี้จะส่ง CLEAR_FAULTS เมื่อใดก็ตามที่ตรวจพบข้อผิดพลาด VR
- Intel Stratix 10 FPGA ไม่สามารถบูตไปยัง FSBL หลังจากรีบูตใน Linux หากมีการใช้ภาพแอปพลิเคชันรวมจากซอฟต์แวร์ Intel Quartus Prime เวอร์ชั่น 21.2 และใหม่กว่า
เวอร์ชั่น FW 0.55fw:
- Intel Agilex FPGA: การอัปเดตระบบระยะไกล (RSU) ล้มเหลวในการกู้คืนหลังจากใช้ภาพแอปพลิเคชันอุปกรณ์ที่ไม่ถูกต้อง
- Intel Agilex FPGA: ไม่มี refclk1 ระหว่างโหมด 2x8 Bifurcation เนื่องจาก PCIe0 ไม่สามารถระบุได้หลังจากรีบูต
- Intel Stratix 10 FPGA: ชีพจร nSTATUS สูงที่ไม่คาดคิดระหว่างการกําหนดค่า AVST ใหม่
- Intel Stratix 10 FPGA ไม่ตอบสนองต่อคําสั่งสถานะหลังจากกําหนดค่าใหม่ด้วยการตั้งค่า PLL ของระนาบควบคุมที่แตกต่างกัน
โปรดดู:
- การอัปเดตเฟิร์มแวร์ SDM ในคู่มือผู้ใช้การกําหนดค่า FPGA Intel Agilex®
- การอัปเดตเฟิร์มแวร์ SDM ในคู่มือการปรับตั้งค่า Intel® Stratix® 10 FPGA
ดาวน์โหลด เฟิร์มแวร์ของอุปกรณ์ล่าสุดจากลิงก์ต่อไปนี้:
-
Patch 0.55FW สําหรับซอฟต์แวร์ Intel Quartus Prime Pro Edition สําหรับ Windows (.exe)
-
Patch 0.55FW สําหรับซอฟต์แวร์ Intel Quartus Prime Pro Edition สําหรับ Linux (.run)
-
Readme สําหรับ Patch 0.55FW สําหรับซอฟต์แวร์ Intel Quartus Prime Pro Edition สําหรับ Windows (.txt)
หมาย เหตุ:
- ต้องนําโปรแกรมแก้ไขไปใช้กับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition และโปรแกรมเมอร์และเครื่องมือ Prime Pro Edition Intel® Quartus® Prime Edition
- ไม่จําเป็นต้องทําการคอมไพล์ใหม่
- ไฟล์การเขียนโปรแกรมทั้งหมดควรถูกสร้างขึ้นใหม่
- เรียกใช้เจนเนอเรชั่นหรือการแปลงไฟล์การเขียนโปรแกรมอีกครั้งโดยใช้ Intel® Quartus® Programming File Generator