ID บทความ: 000092061 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/08/2023

ทําไมจึงไม่มีเอาต์พุตวิดีโอหลังจากเขียนโปรแกรม SDI II Intel® FPGA IP การออกแบบหลายอัตราหรือสามอัตราด้วยอุปกรณ์ Intel Agilex® 7 โดยใช้ Intel® Quartus® Prime Pro Edition Software Programmer v22.2?

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • อินเตอร์เฟซ
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในโปรแกรมเมอร์ซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 22.2 ไม่มีเอาต์พุตวิดีโอ SDI II ปรากฏที่ด้านตัวรับเมื่อใช้ SDI II Intel® FPGA IP การออกแบบหลายอัตราหรือสามอัตราบนอุปกรณ์ Intel Agilex® 7 นี่คือสาเหตุที่สัญญาณ rx_ready ไม่ได้ถูกส่งหลังจากดําเนินการกําหนดค่าใหม่แบบไดนามิกของตัวรับส่งสัญญาณ F-Tile PHY ปัญหานี้ส่งผลกระทบต่อตัวอย่างการออกแบบ SDI II Intel® FPGA IP ทั้งหมดที่รองรับการกําหนดค่าใหม่แบบไดนามิก

    ความละเอียด

    มีโปรแกรมแก้ไขสําหรับแก้ไขปัญหานี้สําหรับ Intel® Quartus® Prime Pro Edition Software Programmer เวอร์ชัน 22.2

    ดาวน์โหลด และ ติดตั้ง โปรแกรมแก้ไข 0.06 จากลิงค์ต่อไปนี้:

    ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในรุ่นอนาคตของซอฟต์แวร์ Intel® Quartus® Prime Pro Edition

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้