ID บทความ: 000091610 ประเภทข้อมูล: ข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 15/06/2023

ทําไมค่าที่คํานวณได้ของฉันสําหรับ Tx หรือ Rx UI ไม่ถูกต้องเมื่อใช้สคริปต์ที่พบในตัวอย่างการออกแบบตัวแปร Precision Time Protocol (PTP) ของ Intel® FPGA Hard IP F-Tile Ethernet

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.2 สคริปต์ที่มีในการออกแบบ Intel® FPGA Hard IP F-Tile Ethernet ที่มี Precision Time Protocol (PTP) สามารถแสดงค่า Tx หรือ Rx UI ที่ไม่ถูกต้องได้

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ทําตามขั้นตอนต่อไปนี้:

    1. เปิด สคริปต์เฟิร์มแวร์ PTP ที่อยู่ที่โฟลเดอร์การออกแบบตัวอย่าง <สร้างใหม่>/hardware_test_design/hwtest/altera/ptp/ptp_fw.tcl
    2. ค้นหาและแทนที่ บรรทัดของรหัสต่อไปนี้:
    • จาก ชุด tx_tam_cnt [format 0x%X [expr [expr $rd_data & 0x3FFF0000] >> 16]]
    • การตั้งค่า tx_tam_cnt [format 0x%X [expr [expr $rd_data & 0x7FFF0000] >> 16]]
    • จาก ชุด rx_tam_cnt [format 0x%X [expr [expr $rd_data & 0x3FFF0000] >> 16]]
    • การตั้งค่า rx_tam_cnt [format 0x%X [expr [expr $rd_data & 0x7FFF0000] >> 16]
    • จาก ชุด tx_tam_cnt_delta_max 32767
    • เมื่อต้องการ ตั้งค่า tx_tam_cnt_delta_max 32768
    • จาก ชุด rx_tam_cnt_delta_max 32767
    • เมื่อต้องการ ตั้งค่า rx_tam_cnt_delta_max 32768
    1. บันทึกไฟล์

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นในเวอร์ชัน 22.3 ของซอฟต์แวร์ Prime Pro Edition Intel® Quartus®

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอ Intel® Agilex™ และเอฟพีจีเอ SoC

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้