ID บทความ: 000091470 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 09/08/2023

ทําไมฉันถึงเห็น HPS บนอุปกรณ์ Intel Agilex® SoC ไม่สามารถบูทได้ หรือพบความล้มเหลวในการทํางานที่ไม่คาดคิดในขณะทํางาน

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • โปรแกรมเมอร์และเครื่องมือ Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหาในเฟิร์มแวร์ตัวจัดการอุปกรณ์ คุณอาจไม่สามารถอ่าน/เขียน RAM บางรายการบนอุปกรณ์ SoC Intel Agilex®บางรุ่น HPS RAM ที่ได้รับผลกระทบ ได้แก่ แคช L2, OCRAM, CCU, USB, CoreSight และ EMAC

    คุณอาจสังเกตเห็นความล้มเหลวในการบูต HPS ดังต่อไปนี้:

    • HPS ค้างที่การเขียนและอ่านหน่วยความจํา dcache หลังจากดําเนินการฟังก์ชัน dcache_enable ใน FSBL
    • พิมพ์ UART หยุดหลังจาก "DDR: 8192 MiB"
    • การพิมพ์ UART จะหยุดหลังจาก "สภาพแวดล้อมการโหลดจาก MMC... ***"
    • งานพิมพ์ UART จะหยุดหลังจาก "การตรวจสอบความถูกต้องของแฮช ... crc32"
    • การทํางานล้มเหลวโดยไม่คาดคิดที่หลากหลายขึ้นอยู่กับตําแหน่ง RAM ที่ผิดพลาด

    ความละเอียด

    เมื่อต้องการแก้ไขปัญหานี้ อัปเดต เป็น เฟิร์มแวร์ตัวจัดการอุปกรณ์ล่าสุด สําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v21.2, 21.3, 21.4, 22.1 และ 22.2

    มีเฟิร์มแวร์ตัวจัดการอุปกรณ์ล่าสุดได้จากลิงก์ต่อไปนี้:

    เฟิร์มแวร์อุปกรณ์ล่าสุดสําหรับอุปกรณ์ Intel Agilex® และ Intel® Stratix® 10 เป็นอย่างไร

    ปัญหานี้ได้รับการแก้ไขโดยเริ่มต้นด้วยเวอร์ชัน 22.4 ของ Intel® Quartus®ซอฟต์แวร์ Prime Pro Edition

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้