ID บทความ: 000090729 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 05/06/2023

ข้อผิดพลาดภายใน : ข้อผิดพลาดภายใน: ระบบย่อย: ห้องแล็ป, ไฟล์: /quartus/legality/lab/lab_fm_40_config_creator_module.cpp, บรรทัด: 1513

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v21.4 คุณอาจเห็นข้อผิดพลาดภายในต่อไปนี้เมื่อการออกแบบใช้สัญญาณนาฬิกาจากอินพุตพาร์ติชันหลายตัวที่เชื่อมต่อกับแหล่งสัญญาณนาฬิกาแบนเดียวกันจริง

    ข้อผิดพลาดภายใน: ระบบย่อย: ห้องแล็ป, ไฟล์: /quartus/legality/lab/lab_fm_40_config_creator_module.cpp, บรรทัด: 1513

    LCB SOLVER ไม่พบโซลูชัน ตรวจสอบดีบัก

    ตรวจพบ LCB ผิดกฎหมาย

    การปรับเปลี่ยนอะตอมเน็ตลิสต์ที่ไม่ได้ถูกกฎหมายเกิดขึ้นในขั้น: รีไทม์

    ปัญหานี้มีผลต่อการออกแบบที่กําหนดเป้าหมายอุปกรณ์ FPGA Intel Agilex®

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.4 ให้รวมพอร์ตอินพุตที่ซ้ํากันดังกล่าวไว้ในพอร์ตเดียว

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.2

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอ Intel® Agilex™ และเอฟพีจีเอ SoC

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้