ID บทความ: 000090686 ประเภทข้อมูล: ข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 11/01/2023

ทําไมการปิดเวลาของการออกแบบ IP Interlaken (เจนเนอเรชั่น 2) Intel® Stratix® 10 FPGA IP ล้มเหลวเมื่อกําหนดค่าที่โหมด 25Gbps และ Interlaken Look-aside

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® Interlaken (เจนเนอเรชั่น 2)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.1 และรุ่นก่อนหน้าของ Interlaken (เจนเนอเรชั่น 2) Intel® Stratix® 10 FPGAตัวอย่างการออกแบบ IP อาจล้มเหลวในการปิดเวลาเมื่อกําหนดค่าที่โหมด 25Gbps และ Interlaken Look-aside

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime Pro เวอร์ชั่น 22.1 และก่อนหน้า ให้เปิดใช้งาน Design Space Explorer II ในซอฟต์แวร์ Intel® Quartus® Prime Pro และดําเนินการกวาดข้อมูลเริ่มต้น
    ปัญหานี้มีกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA
    ชุดพัฒนาการตรวจสอบความถูกต้องของสัญญาณ GX Intel® Stratix® 10
    ชุดพัฒนาการตรวจสอบความถูกต้องของสัญญาณ TX Intel® Stratix® 10

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้