เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.1 และรุ่นก่อนหน้าของ Interlaken (เจนเนอเรชั่น 2) Intel® Stratix® 10 FPGAตัวอย่างการออกแบบ IP อาจล้มเหลวในการปิดเวลาเมื่อกําหนดค่าที่โหมด 25Gbps และ Interlaken Look-aside
หากต้องการแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime Pro เวอร์ชั่น 22.1 และก่อนหน้า ให้เปิดใช้งาน Design Space Explorer II ในซอฟต์แวร์ Intel® Quartus® Prime Pro และดําเนินการกวาดข้อมูลเริ่มต้น
ปัญหานี้มีกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition ในอนาคต