ID บทความ: 000090582 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 10/02/2023

ข้อผิดพลาด: ข้อผิดพลาดภายใน: ตรรกะมาตรฐาน: ไม่รองรับประเภทความกว้างเป็นศูนย์หรือลบ ซึ่งเป็น -1

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 22.1 คุณอาจเห็นข้อผิดพลาดนี้เมื่อดําเนินการ สร้าง HDL ใน Platform Designer สาเหตุของข้อผิดพลาดนี้คือ ความกว้างของพอร์ตแบบไดนามิกได้กําหนดไว้ในส่วน GLOBAL ของไฟล์ _hw.tcl:

    add_parameter AVS_ADDR_WIDTH INTEGER 36

    set_parameter_property AVS_ADDR_WIDTH ได้รับจริง

    set_parameter_property AVS_ADDR_WIDTH VISIBLE false

    set_parameter_property AVS_ADDR_WIDTH AFFECTS_GENERATION เท็จ

    set_parameter_property AVS_ADDR_WIDTH HDL_PARAMETER เท็จ

    AVS_ADDR_WIDTH อินพุตที่อยู่ add_interface_port avs0 avs0_address

    ความละเอียด

    ในการแก้ไขปัญหานี้ ให้ เปลี่ยน คําจํากัดความความกว้างของพอร์ตแบบไดนามิกด้วยค่าคงที่:

    add_parameter AVS_ADDR_WIDTH INTEGER 36

    set_parameter_property AVS_ADDR_WIDTH ได้รับจริง

    set_parameter_property AVS_ADDR_WIDTH VISIBLE false

    set_parameter_property AVS_ADDR_WIDTH AFFECTS_GENERATION เท็จ

    set_parameter_property AVS_ADDR_WIDTH HDL_PARAMETER เท็จ

    ที่อยู่ add_interface_port avs0 avs0_address Input 36

    หรือกําหนดความกว้างของพอร์ตแบบไดนามิกในส่วน ELABORATION ของไฟล์ _hw.tcl

     

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชั่น 22.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้