ID บทความ: 000087200 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 17/04/2012

Stratix V Hard IP สําหรับตัวถอดรหัสการลงทะเบียนที่อยู่พื้นฐานของพอร์ตราก PCI Express ไม่ทํางานอย่างถูกต้อง

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    สัญญาณเอาต์พุตrx_st_bardecไม่ทํางานอย่างถูกต้องสําหรับ ตัวแปรพอร์ตรากของ Stratix V Hard IP สําหรับ PCI Express IP Core สัญญาณrx_st_bardecไม่สามารถรับรองสําหรับข้อมูลแรกได้ รอบของ MRd, MWrIOWR และ IORD TLPs เมื่อที่อยู่ของ TLP ตรงกับช่วงที่อยู่ของ BAR

    ความละเอียด

    การแก้ไขปัญหาคือการใช้ตรรกะการถอดรหัส BAR สําหรับ รูทพอร์ตในตรรกะผู้ใช้เพื่อระบุว่า BAR0 หรือ BAR1 ใด เป้าหมาย TLP คุณสามารถระบุการตั้งค่า BAR จาก Root ของคุณ ซอฟต์แวร์การกําหนดค่าของพอร์ต\s หรือคุณอาจระบุ การตั้งค่าโดยการถอดรหัส Type 0 Configuration Writes ว่า พอร์ตรูทจะส่งAvalon-ST เพื่อตั้งค่าการลงทะเบียน BAR ใน พอร์ตราก

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Stratix® V FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้