ID บทความ: 000087147 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/02/2012

Stratix V Hard IP สําหรับพอร์ตราก PCI Express มีสัญญาณขัดจังหวะที่ไม่สนับสนุน

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ไฟล์ HDL ระดับสูงสุดสําหรับ Stratix V Hard IP สําหรับ PCI Express พอร์ต Root ประกอบด้วยสัญญาณที่ไม่รองรับต่อไปนี้: aer_msi_num, pex_msi_num, app_msi_req, app_msi_ack, app_msi_tc[2:0] และapp_msi_num[4:0] อย่างไรก็ตาม สัญญาณเหล่านี้จะไม่สามารถใช้งานได้สําหรับ พอร์ตราก

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 11.1 SP2 ของ Stratix V Hard IP สําหรับคอร์ PCI Express IP

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Stratix® V FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้