ID บทความ: 000087134 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/06/2014

40-100GbE MAC และ PHY IP Core MegaCore Function สัญญาณrx_recovered_clkขาดหายไปจากอินเทอร์เฟซระดับสูงสุด

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    หากคุณเปิดการรองรับอีเธอร์เน็ตซิงโครนัสใน 40-100GbE ตัวแก้ไขพารามิเตอร์ที่มีพารามิเตอร์ Enable SyncE support , แกน IP ได้รับการกําหนดค่าด้วยสัญญาณนาฬิกาอ้างอิงอินพุต 2 ตัว และหนึ่งการอ้างอิง นาฬิกาสําหรับ RX CDR PLL และหนึ่งนาฬิกาอ้างอิงสําหรับ TX PLL นอกจากนี้ นาฬิกาที่กู้คืน RX ควรเป็นแกน IP ภายนอก สัญญาณ แต่ไม่สามารถมองเห็นสัญญาณนาฬิกาที่กู้คืน RX ที่ ระดับสูงสุดของแกน IP

    ความละเอียด

    ปัญหานี้ไม่มีวิธีแก้ไขปัญหา

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 14.0 ของ 40 และ 100-Gbps ฟังก์ชัน Ethernet MAC และ PHY MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้