ID บทความ: 000087008 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/06/2014

คู่มือผู้ใช้ RapidIO II MegaCore Function ระบุการรับ IDLE2 หรือการเปลี่ยนแปลงในคําสั่ง CS Field ที่ได้รับทําให้เกิดการขัดจังหวะ

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ตามที่ ผู้ใช้ฟังก์ชัน RapidIO II MegaCore คําแนะนํา ถ้าคุณตั้งค่า Enable CMD changed interrupt บิต ใน LP-Serial Lane n Status 2 การลงทะเบียน (ออฟเซ็ต 0x218 0x238 0x258 และ0x278) แล้วหากคอร์ IP ตรวจพบการเปลี่ยนแปลง ในค่า cmd ในเขตข้อมูล CS ในแพคเก็ต RapidIO ที่ได้รับ คอร์ IP ทําให้เกิดการขัดจังหวะ

    และอ้างอิงตาม ฟังก์ชัน RapidIO II MegaCore คู่มือผู้ใช้ ถ้าคุณตั้งค่า Enable IDLE2 Received interrupt บิตใน LP-Serial Lane n Status 2 การลงทะเบียน หากแกน IP ตรวจพบสัญลักษณ์ IDLE2 ในแพคเก็ต RapidIO จะได้รับคอร์ IP จะเกิดการขัดจังหวะ

    อย่างไรก็ตาม ไม่ว่าคุณจะตั้งค่าการขัดจังหวะที่เกี่ยวข้อง บิตหรือไม่ คอร์ IP จะไม่สร้างการขัดจังหวะสําหรับคอร์ดังกล่าว ของทั้งสองเหตุการณ์นี้

    ความละเอียด

    ปัญหานี้ไม่มีวิธีแก้ไขปัญหา ตรวจสอบให้แน่ใจว่าคุณอ่าน IDLE2 สถานะได้รับมาจาก IDLE2 received ฟิลด์ของ LP-Serial Lane n Status 1 (Far End Lane n Status) การลงทะเบียน (ออฟเซ็ต 0x214 0x234 0x254 และ0x274) และคุณอ่าน CMD ที่เปลี่ยนแปลง สถานะจาก CMD changed ฟิลด์ของ LP-Serial Lane n Status 3 (Received CS Field Commands) การลงทะเบียน (ออฟเซ็ต 0x21C 0x23C 0x25C และ0x27C) โดยไม่พึ่งพาการขัดจังหวะ สัญญาณ

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชั่น 14.0 ของ RapidIO คู่มือผู้ใช้ฟังก์ชัน II MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้