ID บทความ: 000086948 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 17/10/2016

ฉันจะสร้างตัวโหลดการบูตโดยไม่มีอินเทอร์เฟซหน่วยความจําภายนอกที่เชื่อมต่อกับ HPS Intel® Arria® 10 FPGA ของฉันได้อย่างไร

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ SoC EDS เวอร์ชัน 15.1 ขึ้นไป BSP-Editor จะไม่อนุญาตให้สร้างตัวโหลดการบูตเว้นแต่จะมี emif.xml อยู่ในไดเรกทอรีไฟล์การโอนถ่ายซอฟต์แวร์ที่สร้างขึ้นโดยซอฟต์แวร์ Intel® Quartus® Prime (hps_isw_handoff)

    ไฟล์ emif.xml ถูกสร้างขึ้นเฉพาะในโฟลเดอร์การแจกแจงซอฟต์แวร์หากส่วนประกอบ Intel® Arria® 10 SoC HPS มีการผลิตอินเทอร์เฟซหน่วยความจําภายนอกที่เปิดใช้งาน

    ความละเอียด

    เมื่อต้องการหลีกเลี่ยงปัญหานี้ในซอฟต์แวร์ SoC EDS เวอร์ชัน 15.1 และใหม่กว่า ให้ทําตามขั้นตอนด้านล่าง:

    1.คอมไพล์การออกแบบของคุณในซอฟต์แวร์ Quartus Prime เพื่อสร้างโฟลเดอร์ hps_isw_handoff

    2. ในตัวแก้ไขข้อความ ให้ สร้าง ไฟล์ชื่อ emif.xml ที่มีเนื้อหาต่อไปนี้และ บันทึก ลงใน โฟลเดอร์ hps_isw_handoff:

    <?xml version="1.0"?>

    <emif>

    </emif>

    3. สร้าง BSP ของคุณใน BSP-Editor

    ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วย SoC EDS เวอร์ชันที่เกี่ยวข้องของ Intel® Quartus® Prime Pro/Standard Edition Software เวอร์ชั่น 19.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้