ID บทความ: 000086534 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 25/04/2017

ทําไมการออกแบบ SoC Arria 10 SoC ของฉันจึงค้างอยู่ใน bootloader หรือเมื่อเข้าถึงบริดจ์ FPGA-to-SDRAM

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาฮาร์ดแวร์ อุปกรณ์ Arria® 10 SoC อาจค้างอยู่ใน Bootloader ระหว่างหรือหลังจากนํา SDRAM ขึ้น หรือเมื่อเข้าถึงบริดจ์ FPGA-to-SDRAM การค้างอาจเกิดขึ้นได้:

    • เมื่อเข้าใช้งาน SDRAM Interconnect
    • เมื่อเข้าใช้งานหน่วยความจํา SDRAM

    ปัญหาพบได้น้อยมากและอาจเกิดขึ้นได้หลังจากเปิดเครื่อง การรีเซ็ตแบบ Cold และ Warm

    ความละเอียด

    ปัญหาได้รับการแก้ไขใน SoC EDS เวอร์ชั่น 17.0 ซึ่งสามารถดาวน์โหลดได้ที่ https://dl.altera.com/soceds/

    นอกจากนี้ยังมีโปรแกรมแก้ไขสําหรับ SoC EDS เวอร์ชั่น 16.1 เมื่อแจ้งความประสงค์

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้