ID บทความ: 000086400 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 13/08/2012

ควรดึงพิน nCONFIG ต่ําเมื่อกําหนดค่าอุปกรณ์ Stratix V ES ผ่าน JTAG โดยใช้ Quartus II Programmer เมื่อรูปแบบการกําหนดค่าหลักของอุปกรณ์เป็น AS, PS หรือ FPP หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

Stratix®อุปกรณ์ V ES จะทํางานในโหมดที่ปลอดภัย ซึ่งอนุญาตให้ใช้คําสั่ง JTAG 1149.1 ที่จําเป็นเท่านั้นหลังจากการรีเซ็ตเปิดเครื่อง (POR) หากคุณใช้ Fast Passive Parallel (FPP), Passive Serial (PS) หรือ Active Serial (AS) เป็นรูปแบบการกําหนดค่าหลัก Stratix V ES คุณจะไม่สามารถเข้าใช้งานพอร์ต JTAG หลังจากการกําหนดค่าเสร็จสมบูรณ์

หากคุณต้องการกําหนดค่าอุปกรณ์ผ่าน JTAG โดยใช้โปรแกรมเมอร์ Quartus® II Alteraแนะนําให้ดึง nCONFIG ต่ําก่อนที่อุปกรณ์จะออกจาก POR นี่เป็นสิ่งจําเป็นเพื่อป้องกันไม่ให้อุปกรณ์กําหนดค่าในขณะที่โปรแกรมเมอร์ดําเนินการคําสั่งจากโรงงานผ่านอินเทอร์เฟซ JTAG คุณควรดึง nCONFIG สูงอีกครั้งหลังจากการกําหนดค่าเสร็จสมบูรณ์

คุณควรอ้างอิง การกําหนดค่า การรักษาความปลอดภัยการออกแบบ และการอัปเกรดระบบระยะไกลในอุปกรณ์ Stratix V (PDF) สําหรับข้อมูลจําเพาะความล่าช้าของ POR ขั้นต่ํา

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Stratix® V E FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้