ID บทความ: 000086396 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/03/2019

ทําไมการบูต HPS จาก QSPI จะค้างหลังจากเรากําหนดค่าการลงทะเบียนการรีเซ็ตแบบ Cold HPS ในชุดการพัฒนา CV SoC

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากอุปกรณ์แฟลชซีเรียลแบบอนุกรมขั้นสูงและความหนาแน่นสูงที่สามารถทํางานในโหมด (โหมดการกําหนดแอดเดรสแบบสามไบต์/สี่ไบต์) ได้มากกว่าการกําหนดค่าทั่วไปที่คาดไว้ด้วยโหมดการกําหนดแอดเดรสแบบสามไบต์ ทําให้ HPS Intel® Cyclone® V HPS จะหยุดทํางานเมื่อปรับตั้งค่าการลงทะเบียนการรีเซ็ต HPS แบบ Cold Reset (0xffd05004) ผ่านคําสั่ง UBOOT "mw 0xffd05004 0x00110001" โดยไม่ต้องรีเซ็ตแฟลช QSPI เป็นโหมดการกําหนดแอดเดรสแบบสามไบต์ UART พิมพ์ดังนี้:

    CPU: Alteraแพลตฟอร์ม SOCFPGA

    บอร์ด: Alteraบอร์ด SOCFPGA Cyclone V

    I2C: พร้อมใช้งาน

    DRAM: 1GiB

    MMC: ALTERA DWMMC: 0

    SF: อ่านความล่าช้าในการจับข้อมูลได้รับการปรับเทียบเป็น 3 (0- 7)

    SF: ตรวจพบ N25Q512 ที่มีขนาดหน้า 65536, ทั้งหมด: 67108864

    คําเตือน - CRC ไม่ถูกต้อง โดยใช้สภาพแวดล้อมเริ่มต้น

    เข้า: ซีเรียล

    ขาออก: ซีเรียล

    Err: ซีเรียล

    เน็ต: mii0

    กดปุ่มใดก็ได้เพื่อหยุดการบูตอัตโนมัติ: 0

    SOCFPGA_CYCLONE5 #

    SOCFPGA_CYCLONE5 # mw 0xffd05004 0x00110001

    ความละเอียด

    คุณสามารถตั้งค่า QSPI ในโหมดแอดเดรสแบบสามไบต์ก่อนกําหนดค่าการลงทะเบียนการรีเซ็ตแบบ Cold HPS (0xffd05004) หรือส่งข้อมูลh2f_cold_resetจากพิน FPGA เพื่อรีเซ็ต QSPI Flash เป็นโหมดแอดเดรสแบบสามไบต์

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® V SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้