ID บทความ: 000086335 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 14/02/2017

มีการเปลี่ยนแปลงโมเดลการกําหนดเวลาอุปกรณ์ Arria 10 สําหรับเส้นทางการป้อนข้อมูลที่มีมาตรฐาน I/O ที่ผ่านการสอบเทียบแล้วนับตั้งแต่การเปิดตัวซอฟต์แวร์ Quartus Prime เวอร์ชั่น 16.1 Update 1 หรือไม่

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • I O
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ใช่ นับตั้งแต่การเปิดตัวซอฟต์แวร์ Quartus® Prime เวอร์ชั่น 16.1 Update 1 แบบจําลองเวลาสําหรับพาธอินพุต I/O ได้รับการอัปเดตสําหรับอุปกรณ์ Arria® 10 เครื่อง ซึ่งมีผลต่อการออกแบบที่ใช้พินอินพุตที่มีมาตรฐาน I/O ที่ปรับเทียบแล้วและการยกเลิกอินพุต 40, 50 หรือ 60 โอห์ม 3V I/Os ไม่ได้รับผลกระทบเนื่องจากไม่รองรับการยกเลิกการปรับเทียบ

    ความละเอียด

    หากการออกแบบใช้การกําหนดค่า I/O ที่ได้รับผลกระทบ ให้เรียกใช้ตัววิเคราะห์เวลา TimeQuest บนซอฟต์แวร์ Quartus Prime เวอร์ชั่น 16.1 Update 2 หรือใหม่กว่า สําหรับ IP อินเทอร์เฟซหน่วยความจําภายนอก (EMIF) จําเป็นต้องสร้าง IP ใหม่ หากมีการละเมิดเวลา ให้เรียกใช้ Fitter ในซอฟต์แวร์ Quartus Prime เวอร์ชั่น 16.1 Update 2 หรือใหม่กว่าเพื่อปิดการกําหนดเวลาในการออกแบบ

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้