ID บทความ: 000086266 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 22/03/2022

ทําไมบางครั้งการออกแบบ SoC Intel® Stratix® 10 ของฉันจึงไม่สามารถตรวจจับการเปลี่ยนแปลงในhps_cold_nResetได้

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในตารางข้อมูลอุปกรณ์ Intel® Stratix® 10 ไม่มีเอกสารข้อกําหนดความกว้างของพัลส์บนพิน Intel Stratix 10 FPGA SDM HPS_cold_nReset

    ความละเอียด

    ข้อกําหนดความกว้างของพัลส์บนพิน hps_cold_nReset คือ 3 มิลลิวินาที

    หมาย เหตุ:

    • ไม่จําเป็นต้องรีเซ็ต HPS แบบเย็นหากความตั้งใจคือการกําหนดค่าอุปกรณ์ใหม่โดยใช้สัญญาณ nConfig   เหตุการณ์ nConfig (การกําหนดค่าใหม่) จะลบอุปกรณ์ทั้งหมด (HPS และ FPGA) แล้วกําหนดค่าอุปกรณ์ใหม่จากอุปกรณ์การบูตที่เลือก (การตั้งค่า MSEL)
    •  ต้องไม่ออก nConfig เมื่อทําการรีเซ็ต HPS หากมีกระบวนการรีเซ็ต HPS ให้รอให้การรีเซ็ต HPS เสร็จสิ้นก่อนที่จะออก nConfig: มีการเรียกใช้การรีเซ็ต HPS มากกว่า 10 มิลลิวินาที

    ดูเพิ่มเติม : ทําไมอุปกรณ์ soC Intel Stratix 10 ของฉันไม่สามารถบูตหรือกําหนดค่าได้อย่างถูกต้องหากฉันรีเซ็ต HPS ในขณะที่มีเหตุการณ์การกําหนดค่าเกิดขึ้น

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 TX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้