การกําหนดค่า PLL ใหม่จะล้มเหลวหากสัญญาณคําสั่งพารามิเตอร์ของคุณถูกตอกบัตรโดย ALTPLL_RECONFIG scanclk เพื่อเริ่มการกําหนดค่า PLL ใหม่ ALTPLL_RECONFIGเมกะฟังก์ชันจะถูกแลตช์ที่ขอบที่เพิ่มขึ้นของสัญญาณนาฬิกาอินพุตทุกครั้ง ALTPLL_RECONFIGจะสร้าง scanclk ซึ่งมีความถี่เดียวกันกับสัญญาณนาฬิกาอินพุต แต่มีความล่าช้าระหว่างสัญญาณนาฬิกาอินพุตและ scanclk หากคุณตอกบัตรสัญญาณคําสั่งพารามิเตอร์โดยใช้ scanclk สัญญาณเหล่านี้อาจพลาดขอบเพิ่มขึ้นครั้งแรกของสัญญาณนาฬิกาอินพุตและต้องรอจนกระทั่ง Edge เพิ่มขึ้นถัดไปเพื่อรับสลัก หากสัญญาณอินพุตพารามิเตอร์ไม่นานพอที่จะรับแลตช์จนกว่าจะมีขอบเพิ่มขึ้นถัดไป ALTPLL_RECONFIGเมกะฟังก์ชันจะไม่สามารถจดจําคําแนะนําเหล่านี้และอาจนําไปสู่ความล้มเหลวในการกําหนดค่า PLL ใหม่ เพื่อหลีกเลี่ยงความล้มเหลวนี้ คุณสามารถตอกบัตรสัญญาณคําสั่งพารามิเตอร์ทั้งหมดด้วยสัญญาณนาฬิกาอินพุตALTPLL_RECONFIG เพื่อให้สัญญาณเหล่านี้ถูกแลตที่ขอบของสัญญาณอินพุตที่ขอบของสัญญาณอินพุตแรกที่เพิ่มขึ้น
สําหรับข้อมูลเพิ่มเติม โปรดดู การกําหนดค่า Megafuncation (ALTPLL_RECONFIG) Megafuncation (PDF) ของ Phase-Lock Loop ใหม่ (PDF).