ID บทความ: 000086222 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมALTPLL_RECONFIGเมกะฟังก์ชันไม่ตอบสนองต่อสัญญาณอินพุตคําสั่งของฉันที่ทําให้เกิดการกําหนดค่า PLL ใหม่ล้มเหลว

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

การกําหนดค่า PLL ใหม่จะล้มเหลวหากสัญญาณคําสั่งพารามิเตอร์ของคุณถูกตอกบัตรโดย ALTPLL_RECONFIG scanclk เพื่อเริ่มการกําหนดค่า PLL ใหม่ ALTPLL_RECONFIGเมกะฟังก์ชันจะถูกแลตช์ที่ขอบที่เพิ่มขึ้นของสัญญาณนาฬิกาอินพุตทุกครั้ง  ALTPLL_RECONFIGจะสร้าง scanclk ซึ่งมีความถี่เดียวกันกับสัญญาณนาฬิกาอินพุต แต่มีความล่าช้าระหว่างสัญญาณนาฬิกาอินพุตและ scanclk หากคุณตอกบัตรสัญญาณคําสั่งพารามิเตอร์โดยใช้ scanclk สัญญาณเหล่านี้อาจพลาดขอบเพิ่มขึ้นครั้งแรกของสัญญาณนาฬิกาอินพุตและต้องรอจนกระทั่ง Edge เพิ่มขึ้นถัดไปเพื่อรับสลัก หากสัญญาณอินพุตพารามิเตอร์ไม่นานพอที่จะรับแลตช์จนกว่าจะมีขอบเพิ่มขึ้นถัดไป ALTPLL_RECONFIGเมกะฟังก์ชันจะไม่สามารถจดจําคําแนะนําเหล่านี้และอาจนําไปสู่ความล้มเหลวในการกําหนดค่า PLL ใหม่ เพื่อหลีกเลี่ยงความล้มเหลวนี้ คุณสามารถตอกบัตรสัญญาณคําสั่งพารามิเตอร์ทั้งหมดด้วยสัญญาณนาฬิกาอินพุตALTPLL_RECONFIG เพื่อให้สัญญาณเหล่านี้ถูกแลตที่ขอบของสัญญาณอินพุตที่ขอบของสัญญาณอินพุตแรกที่เพิ่มขึ้น

สําหรับข้อมูลเพิ่มเติม โปรดดู การกําหนดค่า Megafuncation (ALTPLL_RECONFIG) Megafuncation (PDF) ของ Phase-Lock Loop ใหม่ (PDF).

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Arria® II GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้