ID บทความ: 000086193 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/04/2015

นาฬิกาสําหรับ Arria 10 Hard IP สําหรับ PCI Express ใน Quartus II เวอร์ชัน 15.0 และใหม่กว่าอยู่ที่ใด

สิ่งแวดล้อม

  • นาฬิกา
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    การออกแบบ Arria® 10 แบบต้องปฏิบัติตามแนวทางของตัวรับส่งสัญญาณอย่างเข้มงวด ด้วยเหตุนี้derive_pll_clocksจึงถูกลบออกจากที่สร้างขึ้น altpcied_a10.sdc.  ไฟล์นี้ก่อนหน้านี้มีบรรทัดต่อไปนี้:

    # derive_pll_clock ใช้ในการคํานวณนาฬิกาทั้งหมดที่ได้จาก PCIe Refclk
    # derive_pll_clocksและclock_uncertaintyควรเป็นเท่านั้น
    # จะถูกนําไปใช้ในไฟล์ SDC ทั้งหมดที่ใช้ในโครงการ

    derive_pll_clocks -create_base_clocks
    derive_clock_uncertainty

    ความละเอียด

    ตอนนี้บรรทัดข้างต้นต้องรวมอยู่ในผู้ใช้ของคุณที่สร้าง SDC ระดับสูงสุด โปรดตรวจสอบให้แน่ใจว่าได้รวมสองบรรทัดดังกล่าวไว้

    derive_pll_clocks -create_base_clocks
    derive_clock_uncertainty

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Arria® 10 SX SoC FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้