ID บทความ: 000086120 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 29/06/2014

ทําไมคําแนะนําสําหรับการเชื่อมต่อพิน GXB_RX และ GXB_REFCLK ที่ไม่ได้ใช้จึงมีความแตกต่างระหว่างเอกสารแนวทางการเชื่อมต่อพิน Stratix® V และ Arria® V GZ และซอฟต์แวร์ Quartus® II ไฟล์ PIN?

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชัน 13.1 และรุ่นก่อนหน้า คําแนะนําในการเชื่อมต่อ GXB_RX ที่ไม่ได้ใช้และพิน GXB_REFCLK สําหรับอุปกรณ์ Stratix® V และ Arria® V GZ ไม่ถูกต้อง

    สถานะเอกสารแนวทางการเชื่อมต่อพิน "เชื่อมต่อ GXB_RXp ที่ไม่ได้ใช้ทั้งหมด หรือพิน GXB_REFCLKp ไปยัง GND หรือ VCCR_GXB หรือ VCCT_GXB โดยตรง"

    ซอฟต์แวร์ Quartus® II สถานะไฟล์ PIN
    "GXB_GND*: ตัวรับ GXB ที่ไม่ได้ใช้หรือพินนาฬิกาอ้างอิงเฉพาะ พินนี้ต้องเชื่อมต่อกับ GXB_GND ผ่านตัวต้านทาน 10k Ohm"

    เอกสารคู่มือการเชื่อมต่อพิน V และ Arria® V GZ Stratix®ถูกต้อง

    การเชื่อมต่อพิน GXB_RX และ GXB_REFCLK กับตัวต้านทาน GND ถึง 10k Ohm จะไม่ทําให้เกิดความเสียหายใด ๆ

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขโดยเริ่มต้นด้วย Quartus® II เวอร์ชัน 14.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Stratix® V FPGA
    Arria® V GZ FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้