ID บทความ: 000086109 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/10/2012

หากฉันใช้มาตรฐาน I/O ที่อ้างอิงแรงดันไฟฟ้าในCycloneผ่านอุปกรณ์ Cyclone IV สามารถใช้พิน VREF ใดๆ เป็นพิน I/O ในธนาคาร I/O ที่มีพินอินพุตที่อ้างอิงแรงดันไฟฟ้าได้หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย ใช่ ในCyclone®ผ่านอุปกรณ์ Cyclone IV คุณอาจสามารถใช้พิน VREF บางส่วนเป็นพิน I/O ในธนาคาร I/O ที่มีพินอินพุตที่อ้างอิงแรงดันไฟฟ้า  พิน VREF เป็นข้อมูลอ้างอิงแรงดันไฟฟ้าสําหรับเซกเมนต์กลุ่ม VREF และพิน VREF ทั้งหมดภายในเซกเมนต์สั้นลง  พิน VREF สําหรับเซกเมนต์ที่ไม่ได้ใช้พินอินพุตที่อ้างอิงแรงดันไฟฟ้าภายในธนาคาร I/O เดียวกันสามารถใช้เป็นพิน I/O ปกติได้

ตัวอย่างเช่น หากคุณมีพินอินพุต SSTL 2 Class II ใน I/O bank 1 และทั้งหมดถูกวางไว้ในกลุ่ม VREFB1N0 พิน VREFB1N0 จะต้องมีการขับเคลื่อนด้วย 1.25V เพื่อรองรับมาตรฐานการป้อนข้อมูล SSTL 2  หากกลุ่ม VREFB1N[x] ที่เหลือ (หากมีสําหรับอุปกรณ์ของคุณ) ไม่มีพินอินพุตที่อ้างอิงแรงดันไฟฟ้า อยู่ จะสามารถใช้พิน VREFB1N[x] ที่เหลืออยู่ (หากมีสําหรับอุปกรณ์ของคุณ) เป็นพิน I/O ได้

พิน VREF แบบสองวัตถุประสงค์เมื่อใช้เป็นพิน I/O ไม่ได้สั้นด้วยพิน VREF อื่นๆ ในธนาคาร I/O เดียวกัน โดยจะสั้นลงเมื่อใช้งานกับฟังก์ชัน VREF เท่านั้น

หากคุณใช้กลุ่ม VREF หลายกลุ่มภายในธนาคาร I/O เดียวกัน พิน VREF สําหรับแต่ละกลุ่มต้องเชื่อมต่อกับระดับแรงดันไฟฟ้าเดียวกัน

หากต้องการทําความเข้าใจเกี่ยวกับการจัดวางพิน I/O ในส่วนที่เกี่ยวกับกลุ่ม VREF คุณสามารถดูเครื่องมือวางแผนพินซอฟต์แวร์ Quartus® II หรือไฟล์พินเอาต์ของอุปกรณ์ได้

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 6 ผลิตภัณฑ์

Cyclone® FPGA
Cyclone® II FPGA
Cyclone® III FPGA
Cyclone® III LS FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้