คุณจะได้รับข้อความแสดงข้อผิดพลาดนี้เมื่อพยายามสร้างไฟล์จําลองจาก Qsys ที่มี PCIe® Hard IP สําหรับอุปกรณ์ Cyclone® IV ที่ถูกเรียกว่าจากซอฟต์แวร์ Quartus® II 64 บิตใน Linux
ข้อมูล: altgx_internal: qmegawiz -silent module=alt_c3gxb LOCKDOWN_EXCL=PCIE IP_MODE=PCIE_HIP_8 gxb_analog_power=AUTO tx_analog_power=AUTO elec_idle_infer_enable=false tx_allow_polarity_inversion=false rx_cdrctrl_enable=true hip_tx_clkout rx_elecidleinfersel fixedclk enable_0ppm=false pll_powerdown intended_device_family=cycloneiv starting_channel_number=84 deviceFamily="Cyclone IV GX" wiz_subprotocol="Gen 1-x1" OPTIONAL_FILES=NONE mi_pcie_pcie_hard_ip_0_ altgx_internal_inst.v
ข้อมูล: altgx_internal: การสร้างโมเดลการจําลอง Verilog
ข้อผิดพลาด: โหนด ":altgx_internal|alt_c3gxb:alt_c3gxb_component|alt_c3gxb_qbn8:auto_generated|refclk_pma[0]" ไม่มีไฟล์ต้นทาง: /alt_c3gxb_qbn8.tdf Line: 311
จากบรรทัดคําสั่ง (terminal) ให้ผนวกQUARTUS_ROOTDIRเข้ากับ PATH ของตัวแปรสภาพแวดล้อมของคุณแล้วเปิด Qsys จากบรรทัดคําสั่ง (เทอร์มินัล) ในการใช้งานสิ่งนี้ ให้เรียกใช้คําสั่งสองคําสั่งต่อไปนี้จากพรอมท์คําสั่ง:
ส่งออก PATH=/bin:/build2/install/mongodb/bin:/usr/lib64/qt-3.3/bin:/usr/NX/bin:/usr/local/bin:/usr/bin:/usr/bin:/usr/local/sbin:/sbin:/sbin:/home/jchang/bin
QSYS-แก้ไข
GUI จะปรากฏขึ้นและเมื่อเปิดโครงการแล้ว คลิกสร้าง