ID บทความ: 000085689 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 27/08/2013

คําเตือน (12030): พอร์ต "rx_dpa_lock_reset" ของพอร์ตบนการสร้างอินสแตนซ์ของ "ALTLVDS_RX_component" ขององค์กร เชื่อมต่อกับสัญญาณของความกว้าง 1 ความกว้างอย่างเป็นทางการของสัญญาณในโมดูลคือ <number_of_channels>. บิตเพิ่มเติมจะถูกขับเคลื่อนโดย GN...

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ALTLVDS_RXเมกะการทํางานในซอฟต์แวร์ Quartus® II เวอร์ชั่น 10.0 ไม่สามารถสร้างจํานวนพอร์ตอินพุตที่จําเป็นสําหรับrx_dpa_lock_resetได้อย่างถูกต้อง  พอร์ตนี้ควรมีความกว้างเท่ากับจํานวนช่องสัญญาณ

    หากต้องการแก้ไขปัญหานี้ ให้เปิดไฟล์รูปแบบ HDL ของALTLVDS_RXการทํางานมหาศาลในการออกแบบของคุณและแก้ไขความกว้างของพอร์ตrx_dpa_lock_resetด้วยตนเอง

    ความกว้างของพอร์ตควรเป็นไปตามรูปแบบของ [number_of_channels-1:0]

    ความละเอียด ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Stratix® IV E FPGA
    Stratix® IV GX FPGA
    Stratix® IV GT FPGA
    Stratix® III FPGA
    Arria® II GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้