ID บทความ: 000085683 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 05/12/2016

ฉันจะใช้ALTLVDS_RXเมกะการทํางานกับอุปกรณ์ ADC 12 บิตหรือ 14 บิตได้อย่างไร

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ALTLVDS_RX เมกะฟังก์ชันรองรับปัจจัยการอนุกรมสูงสุด 10 ตัวสําหรับ SERDES เฉพาะ  เป็นไปได้ที่จะเชื่อมต่อกับอุปกรณ์ 12 บิตโดยการตั้งค่าปัจจัยการดีซีเรียลไลเซชันเป็น x6 และสร้างคํา 12 บิตใหม่โดยใช้คํา 6 บิตสองคําติดต่อกันบนอินเทอร์เฟซแบบขนาน

สําหรับอุปกรณ์ ADC 14 บิต ให้ตั้งค่าALTLVDS_RXเมกะการทํางานในโหมด x7 และสร้างคํา 14 บิตใหม่โดยใช้คํา 7 บิตสองคําติดต่อกันบนอินเทอร์เฟซแบบขนาน

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 22 ผลิตภัณฑ์

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Stratix® IV GX FPGA
Arria® II GZ FPGA
Arria® II GX FPGA
Stratix® IV GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Stratix® IV E FPGA
Cyclone® V SE SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้