ID บทความ: 000085387 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมฉันจึงเห็นการยุติการผลิตข้อมูลในบัส mem_dq แม้ว่าจะไม่เปลี่ยนที่อยู่แถวระหว่างการอ่านโดยใช้คอนโทรลเลอร์ที่ใช้ DDR3 SDRAM UniPHY และ Altmemphy

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เมื่อใช้งานคอนโทรลเลอร์หน่วยความจําที่ใช้ DDR3 SDRAM UniPHY และ Altmemphy ผู้ใช้จะแจ้งให้ทราบว่าในระหว่างการดําเนินการอ่าน mem_dqบัสจะไม่ส่งต่อเนื่องแม้ว่าจะไม่มีการเปลี่ยนที่อยู่แถวก็ตาม คุณจะเห็นพฤติกรรมนี้ในการจําลองเช่นกัน

    ความละเอียด

    คุณต้องอัปเดตCFG_RDBUFFER_ADDR_WIDTHใน alt_mem_ddrx_controller.v HDL ด้วยตนเองเพื่อแก้ไข

    ตั้งค่าCFG_RDBUFFER_ADDR_WIDTHเป็น:
    อัตราเต็ม - 8
    ครึ่งอัตรา - 7
    อัตราไตรมาส - 6

    ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus® II เวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 8 ผลิตภัณฑ์

    Stratix® V GX FPGA
    Stratix® III FPGA
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Stratix® IV E FPGA
    Stratix® V GT FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้