ID บทความ: 000085240 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/06/2014

ทําไมฉันจึงไม่สามารถวางสัญญาณนาฬิกาอ้างอิงสําหรับตัวรับส่งสัญญาณบนอินพุตGXB_RX / GXB_REFCLKได้

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย อุปกรณ์ Stratix® V, Arria® V และ Cyclone® V รองรับการวางสัญญาณนาฬิกาอ้างอิงตัวรับส่งสัญญาณเฉพาะที่เข้ามาบนพินอินพุต GXB_RX / GXB_REFCLK แบบใช้คู่ อย่างไรก็ตาม ฟังก์ชันการทํางานนี้ไม่ได้เปิดใช้งานจนกว่าซอฟต์แวร์ Quartus® II เวอร์ชัน 12.1  ก่อนที่จะวางนาฬิกาอ้างอิง Quartus II v12.1 บนพินอินพุต REFCLK เฉพาะเท่านั้น
    ความละเอียด ฟังก์ชันนี้ได้รับการใช้งานอย่างเต็มที่ใน Quartus II v12.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 14 ผลิตภัณฑ์

    Cyclone® V SX SoC FPGA
    Stratix® V FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V FPGA และ SoC FPGA
    Arria® V GT FPGA
    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้