ID บทความ: 000085211 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/01/2015

มีแนวทางสําหรับแฟลชขนานในCycloneการเชื่อมต่อ III บนอินเทอร์เฟซ Active Parallel (AP) หรือไม่

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

     

     

     

     

     

     

    สําหรับการกําหนดค่า AP แบบอุปกรณ์เดียวและหลายอุปกรณ์ ความยาวการติดตามบอร์ดและการโหลดระหว่างแฟลชขนานที่รองรับและอุปกรณ์ Cyclone® III ควรปฏิบัติตามคําแนะนําเหล่านี้ในตารางที่ 1 คําแนะนําเหล่านี้ใช้กับการกําหนดค่า AP ด้วยบัสหลักหลายตัว

     

    ตารางที่ 1: ความยาวและการโหลดการติดตามสูงสุดสําหรับการกําหนดค่า AP

    Cyclone III

    พิน AP

    ความยาวการติดตามบอร์ดสูงสุดจากอุปกรณ์ Cyclone III ไปยังอุปกรณ์แฟลช

    (นิ้ว)

    การโหลดบอร์ดสูงสุด

    (pF)

    DCLK

    6

    15

    ข้อมูล[15..0]

    6

    30

    PADD[23..0]

    6

    30

    nRESET

    6

    30

    Flash_nCE

    6

    30

    nOE

    6

    30

    nAVD

    6

    30

    nWE

    6

    30

    RDY

    6

    30

     

    สําหรับอินเทอร์เฟซบัสหลักหลายตัว โปรดดูรูปภาพที่ 1 สําหรับการกําหนดเส้นทางที่แนะนําเพื่อลดปัญหาความถูกต้องของสัญญาณ

     

    Figure 1

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® III FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้