ID บทความ: 000085048 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 21/01/2015

ฉันจะปรับใช้และเชื่อมต่อระหว่าง Altera_PLL ภายนอกและ ALTLVDS_RX ที่เปิดใช้งาน Dynamic Phase Alignment (DPA) ได้อย่างไร

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • ALTLVDS_RX
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เมื่อใช้ ALTLVDS_RX ในโหมด PLL ภายนอกโดยเปิดใช้งาน DPA ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.1 ขึ้นไป คุณจะได้รับข้อผิดพลาดในการวิเคราะห์และการสังเคราะห์ดังแสดงด้านล่าง:

    ข้อผิดพลาด: โหนดบล็อก SERDES DPA \'lvds_rx:lvds_rx_inst0|altlvds_rx:ALTLVDS_RX_component|lvds_rx_lvds_rx:auto_generated|lvds_rx_dpa3\' ไม่ได้เชื่อมต่ออย่างถูกต้องบนพอร์ต \'DPACLKIN\' โดยจะต้องเชื่อมต่อกับหนึ่งในพอร์ตที่ถูกต้องตามรายการด้านล่างนี้
    ข้อมูล: สามารถเชื่อมต่อกับพอร์ต PHOUT ของ arriav_pll_dpa_output WYSIWYG ได้
    ข้อมูล: สามารถเชื่อมต่อกับพอร์ต OUTCLK ของ generic_pll WYSIWYG ได้

    ซึ่งจะส่งผลต่อ Arria®อุปกรณ์ V และ Stratix® V

    ความละเอียด

    แก้ไขการออกแบบของคุณเมื่อใช้เมกะฟังก์ชัน ALTLVDS_RX ในโหมด PLL ภายนอกโดยเปิดใช้งาน DPA โดยดาวน์โหลดไฟล์วิธีการจัดทําเอกสารและตัวอย่าง project.zip นี้

    ก่อนอื่นคุณต้องทําตามขั้นตอนในการปรับใช้ ALTLVDS_RX และ ALTLVDS_TX กับโหมด PLL ภายนอกตามที่อธิบายไว้ในโซลูชันที่เกี่ยวข้องด้านล่าง

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 9 ผลิตภัณฑ์

    Arria® V GT FPGA
    Stratix® V E FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Stratix® V GX FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้