ID บทความ: 000084977 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมการควบคุมอัตรา Slew ช้าจึงไม่มีตัวเลือกตรรกะที่ใช้ได้สําหรับอุปกรณ์ Stratix® II และ Cyclone® II

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ตัวเลือกลอจิกอัตรา Slew ช้าในตระกูลอุปกรณ์ก่อนหน้าจัดการการตั้งค่าความแข็งแกร่งของไดรฟ์เพื่อให้ได้อัตรา edge ที่แตกต่างกันบนบัฟเฟอร์เอาต์พุต อุปกรณ์ Stratix® II และ Cyclone® II นําเสนอการตั้งค่าความแข็งแกร่งของไดรฟ์ต่อมาตรฐาน I/O อัตราการ Slew สามารถเปลี่ยนแปลงได้โดยใช้การตั้งค่าความแข็งแกร่งของไดรฟ์ที่แตกต่างกัน อัตรา Edge ที่รวดเร็วอาจเป็นได้
ทําได้ด้วยการตั้งค่าปัจจุบันที่ใหญ่กว่า ทําให้ได้อัตราที่ช้ากว่าด้วยการตั้งค่าปัจจุบันที่ต่ําลง ใช้รุ่น IBIS ของตระกูลอุปกรณ์เพื่อกําหนดอัตรา edge ที่แท้จริงสําหรับแต่ละการตั้งค่าความแข็งแกร่งของไดรฟ์ตามมาตรฐาน I/O

ดาวน์โหลดรุ่น IBIS สําหรับอุปกรณ์Altera®ได้ที่ www.altera.com.

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

Cyclone® II FPGA
Stratix® II FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้