Altera® Quartus® ซอฟต์แวร์ II และ DDR, DDR2, DDR3 SDRAM High Performance Controller IP เวอร์ชั่น 7.0 ถึง 9.1 Megawizard ที่สร้างขึ้นนั้นใช้สัญญาณdm_delayedที่ล่าช้าโดยหน่วยเวลาหนึ่งที่กําหนดไว้ในเทสเบนช์ ความล่าช้าดังกล่าวจําเป็นต้องนําออกจากไฟล์ testbench
ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II และ IP เวอร์ชันในอนาคต
ในการแก้ไขปัญหานี้ ให้ค้นหาdm_delayedในเทสเบนช์และในรายงานด้านล่างเปลี่ยนแปลง:
wire[gLOCAL_DATA_BITS / DWIDTH_RATIO / gMEM_DQ_PER_DQS - 1:0] #(GATE_BOARD_CLK_DELAY * 1 1) dm_delayed;
ถึง
wire[gLOCAL_DATA_BITS / DWIDTH_RATIO / gMEM_DQ_PER_DQS - 1:0] dm_delayed;