ID บทความ: 000084931 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

มีปัญหาใดๆ กับ DDR, DDR2, DDR3 SDRAM High Performance Controller ที่สร้างขึ้นบนเบนช์เกี่ยวกับสัญญาณdm_delayedหรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

Altera® Quartus® ซอฟต์แวร์ II และ DDR, DDR2, DDR3 SDRAM High Performance Controller IP เวอร์ชั่น 7.0 ถึง 9.1 Megawizard ที่สร้างขึ้นนั้นใช้สัญญาณdm_delayedที่ล่าช้าโดยหน่วยเวลาหนึ่งที่กําหนดไว้ในเทสเบนช์ ความล่าช้าดังกล่าวจําเป็นต้องนําออกจากไฟล์ testbench

ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II และ IP เวอร์ชันในอนาคต

ในการแก้ไขปัญหานี้ ให้ค้นหาdm_delayedในเทสเบนช์และในรายงานด้านล่างเปลี่ยนแปลง:

wire[gLOCAL_DATA_BITS / DWIDTH_RATIO / gMEM_DQ_PER_DQS - 1:0] #(GATE_BOARD_CLK_DELAY * 1 1) dm_delayed;

ถึง

wire[gLOCAL_DATA_BITS / DWIDTH_RATIO / gMEM_DQ_PER_DQS - 1:0] dm_delayed;

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 9 ผลิตภัณฑ์

Cyclone® III FPGA
Arria® GX FPGA
Stratix® II GX FPGA
Stratix® II FPGA
Stratix® IV GX FPGA
Stratix® III FPGA
Arria® II GX FPGA
Stratix® IV GT FPGA
Stratix® IV E FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้