ID บทความ: 000084920 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

มีปัญหาที่ทราบเกี่ยวกับชุดพัฒนาFPGA Cyclone III หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

การบ้านพิน i/O LCD_D_CSn

 

คู่มืออ้างอิงชุดพัฒนาCyclone® III FPGA มีข้อมูลพินออกมาไม่ถูกต้องสําหรับอุปกรณ์ต่อพ่วง LCD ในตารางที่ 2-36 ควรกําหนดสัญญาณการเลือกชิป LCD (LCD_D_CSn) ให้กับพิน AC24 แทนพิน AB24

 

การออกแบบอ้างอิงcycloneIII_3c120_niosII_standardรวมถึงการมอบหมายพินที่ไม่ถูกต้องและต้องเปลี่ยนก่อนการคอมไพล์การออกแบบ

 

สําหรับข้อมูลเพิ่มเติมเกี่ยวกับชุดพัฒนานี้ โปรดดูที่ส่วน Errata ของ ชุดพัฒนาFPGA Cyclone III หน้าผลิตภัณฑ์

 

หมายเหตุแผนผังบนแผ่น 10 "PLACE CAPS ใกล้ U22"

ในแผนผังบอร์ดการพัฒนา Cyclone® III ในแผ่น 10 มีหมายเหตุ "PLACE CAPS NEAR U22"  ตัวเก็บประจุเหล่านี้คือ (C198, C216, C226, C158, C227, C228, C229, C218, C199) อย่างไรก็ตาม บนบอร์ดการพัฒนาที่แท้จริงและเค้าโครง PCB ตัวเก็บประจุเหล่านี้จะถูกวางไว้ใกล้กับ U13 (DDR2SRAM) ไม่ใช่ U22

 

นี่เป็นตัวพิมพ์ผิดบนแผ่น 10 ในแผนผังบอร์ดการพัฒนา Cyclone III เลย์เอาต์ PCB ของบอร์ดการพัฒนาที่แท้จริงมีความถูกต้อง ควรวางตัวเก็บประจุเหล่านี้ (C198, C216, C226, C158, C227, C228, C229, C218, C199) ไว้ใกล้กับ U13

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Cyclone® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้