ID บทความ: 000084805 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 20/05/2013

รูปแบบคอร์ IP CPRI ที่กําหนดค่าด้วยโหมดการแมปทั้งหมดอาจไม่ปิดเวลา

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    หากรูปแบบคอร์ IP CPRI ของคุณถูกปรับตั้งค่าโดยตั้งค่า โหมดการแมป เป็น ทั้งหมด และตระกูลอุปกรณ์เป้าหมายและอัตราบรรทัด CPRI ถูกตั้งค่าไว้ที่ชุดค่าผสมต่อไปนี้ คุณอาจสังเกตเห็นการละเมิดเวลาตั้งค่าในบล็อก CPRI Rx MAP และบล็อก CPRI Tx MAP

    การละเมิดเวลาเหล่านี้พบได้ในชุดค่าผสมของตระกูลอุปกรณ์เป้าหมายและอัตราบรรทัด CPRI ต่อไปนี้:

    • อุปกรณ์ Arria® V ที่อัตราไลน์ CPRI 4.9152 Gbps
    • Arria®อุปกรณ์ V ที่อัตราไลน์ CPRI 6.144 Gbps
    • อุปกรณ์ Stratix® V ที่อัตราไลน์ CPRI 9.8304 Gbps
    ความละเอียด

    เพื่อหลีกเลี่ยงปัญหานี้ กําหนดค่าคอร์ IP CPRI ของคุณด้วยโหมดการแมปอินเทอร์เฟซ MAP ที่การออกแบบของคุณต้องการ (Basic, Advanced 1, Advanced 2 หรือ Advanced 3) แทนการตั้งค่าทั้งหมด

    อย่างไรก็ตาม ดูตัวแปรคอร์ IP CPRI ที่กําหนดค่าด้วยโหมดการแมป 1 ขั้นสูงอาจไม่ได้รับการปิดเวลา

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 12.1 ของฟังก์ชัน CPRI MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Stratix® V FPGA
    Arria® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้