ID บทความ: 000084645 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/06/2016

ทําไมการออกแบบบิต Arria 10 DDR3L ในซอฟต์แวร์ Quartus Prime เวอร์ชั่น 15.1.2 จึงพบข้อผิดพลาดบิตเมื่ออัพเกรดเป็นซอฟต์แวร์ Quartus Prime เวอร์ชั่น 16.0

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ในซอฟต์แวร์ Quartus® Prime เวอร์ชั่น 16.0 การตั้งค่า I/O เริ่มต้นของคอนโทรลเลอร์หน่วยความจําภายนอก DDR3L ที่เปลี่ยนจากซอฟต์แวร์ Quartus Prime เวอร์ชั่นก่อนหน้า การตั้งค่าใหม่อาจนําไปสู่ข้อผิดพลาดที่พอดีในซอฟต์แวร์ Quartus Prime เมื่อแทนที่การบ้าน I/O ด้วยการตั้งค่าในเครื่องมือแก้ไขการมอบหมายหรือในไฟล์ QSF และอาจนําไปสู่ปัญหาการตรวจสอบความถูกต้องของสัญญาณในฮาร์ดแวร์

    การตั้งค่า I/O เริ่มต้นในซอฟต์แวร์ Quartus Prime เวอร์ชั่น 15.1.2 มีดังนี้:

    • ที่อยู่/คําสั่ง: SSTL-135, 34 โอห์มพร้อมการยกเลิกการปรับเทียบเอาต์พุต
    • นาฬิกาอ้างอิง PLL: SSTL-135

    การตั้งค่า I/O เริ่มต้นในซอฟต์แวร์ Quartus Prime เวอร์ชั่น 16.0 มีดังนี้:

    • ที่อยู่/คําสั่ง: SSTL-135 Class I, ความแข็งแกร่งในปัจจุบัน 12mA
    • นาฬิกาอ้างอิง PLL: LVD ที่มีการยกเลิกการใช้งานบนชิป

    การตั้งค่า I/O เริ่มต้นของบัสข้อมูลไม่เปลี่ยนแปลง

    ความละเอียด หากต้องการเปลี่ยนการตั้งค่า I/O ให้ยกเลิกการทําเครื่องหมายที่ตัวเลือก ใช้ตัวเลือกการตั้งค่า I/O เริ่มต้นในแท็บ I/O ของ IP และเปลี่ยนมาตรฐาน I/O และโหมดเอาต์พุตด้วยตนเองเป็นการตั้งค่าที่ต้องการ

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้