ID บทความ: 000084601 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 10/07/2013

ข้อผิดพลาด Serial Digital Interface (SDI) และตัวรับส่งสัญญาณ SDI II Reference Clock Fitter

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    การออกแบบ SDI และ SDI II ที่มุ่งเป้าCycloneอุปกรณ์ V จะพบ ข้อผิดพลาด fitter เมื่อคุณเชื่อมต่อสัญญาณนาฬิกาอ้างอิงตัวรับส่งสัญญาณ xcvr_refclk ไปยังตัวนับเอาต์พุตของลูปถูกล็อกเฟสเป็นบางส่วน (fpll) คุณ จะได้รับข้อความแสดงข้อผิดพลาดต่อไปนี้:

    "ไม่สามารถวางไดรเวอร์นาฬิกาส่วนกลางหรือระดับภูมิภาคได้"

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ทําตามขั้นตอนเหล่านี้:

    เปิดไฟล์ _0002.v และค้นหาโมดูล altera_xcvr_reset_control

    สัญญาณนาฬิกาอ้างอิงตัวรับส่งสัญญาณ xcvr_refclk ขับเคลื่อนนาฬิกา แม้ว่าการเชื่อมต่อจะมาจากอะแดปเตอร์ PHY แต่phy_adapter

    สร้างสัญญาณนาฬิกาอินพุตอื่นที่ระดับบนสุดของ SDI หรือ คอร์ SDI II พอร์ตนาฬิกาของ altera_xcvr_reset_control เชื่อมต่อ ไปยังสัญญาณนาฬิกาอินพุตที่สร้างขึ้นใหม่นี้ ภายนอก สัญญาณนาฬิกาขาเข้านี้ สามารถขับเคลื่อนด้วยแหล่งสัญญาณนาฬิกาอื่นหรือตัวนับเอาต์พุตอื่น ของ fpll

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 13.0 SP1 ของ SDI และ SDI ฟังก์ชัน II MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้