ID บทความ: 000084550 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 09/10/2015

การกําหนดค่าการกล้ําสัญญาณแบบพินไม่ถูกต้องในระบบ Qsys HPS สําหรับอุปกรณ์ Cyclone V SoC

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    หากคุณสร้างระบบฮาร์ดโปรเซสเซอร์ (HPS) ใน Qsys เป้าหมาย อุปกรณ์ soC Cyclone V ที่มีแพ็คเกจ U19 และจํานวนพิน 484 พิน การตั้งค่าพารามิเตอร์การกล้ําหน้าพินต่อพ่วงต่อไปนี้ใน Qsys อาจส่งผลให้เกิดข้อผิดพลาดในการคอมไพล์:

    • หากคุณใช้ Secure Digital/MultiMediaCard (SD/MMC) คอนโทรลเลอร์ที่มีพินข้อมูลแปดพินในการออกแบบของคุณ หรือ
    • หากคุณเปิดใช้งานคอนโทรลเลอร์ USB0 หรือ
    • หากคุณเปิดใช้งานอินเทอร์เฟซต่อพ่วงซีเรียลแบบคิว (QSPI) Flash Controller โดยการตั้งค่า การกล้ําพิน QSPI เป็น HPS I/O ตั้งค่า 1 แล้วตั้งค่า โหมด QSPI เป็น Slave สองตัว เลือก (2 SS) หรือมากกว่า
    ความละเอียด

    ออกแบบระบบ Qsys HPS ของคุณโดยมีข้อจํากัดดังต่อไปนี้ โดยคํานึงถึง:

    • พิน MIXED1IO21, FLASHIO4, FLASHIO5, FLASHIO6, และ FLASHIO7 ไม่มีอยู่ในแพ็คเกจ U19
    • แพคเกจ U19 รองรับเฉพาะ SD/MMC Controller ที่รองรับ ไปยังพินข้อมูลสี่พิน
    • อย่าเปิดใช้งานคอนโทรลเลอร์ USB0 แพคเกจ U19 ไม่เป็น รองรับคอนโทรลเลอร์ USB0 แต่ให้เปิดใช้งานคอนโทรลเลอร์ USB1 แทน และใช้โหมด SDR
    • เปิดใช้งาน QSPI Flash Controller โดยใช้ชุด HPS I/O 1 ด้วย SS หนึ่งตัวหรือใช้ HPS I/O 0 กับ SS ทุกจํานวน

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้