ID บทความ: 000084543 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 10/09/2013

คําเตือนที่สําคัญ (169244): จํานวนเอาต์พุตปลายเดียวหรือพินสองทิศทางทั้งหมดในธนาคารเกินจํานวนที่แนะนําในธนาคารที่มีเอาต์พุต LVDS, RSDS หรือ Mini-LVDS เฉพาะอยู่

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คําเตือนนี้จะเกิดขึ้นสําหรับการออกแบบโดยใช้อุปกรณ์ Cyclone® V ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.0sp1 เมื่อใช้มาตรฐาน I/O ที่แตกต่างกันและแบบครบวงจรในธนาคาร I/O เดียวกัน อย่างไรก็ตาม คําเตือนนี้อาจเกิดขึ้นโดยไม่ได้ตั้งใจสําหรับธนาคารที่มีพิน I/O แบบปลายเดียวเท่านั้น

    ความละเอียด

    สามารถละเลยคําเตือนได้หากไม่มีสัญญาณ LVDS, RSDS หรือ Mini-LVDS ในธนาคารที่มีมาตรฐาน I/O แบบปลายทางเดียวเท่านั้น

    มีกําหนดการแก้ไขคําเตือนที่สําคัญในซอฟต์แวร์ Quartus® II เวอร์ชั่น 14.1 เพื่อให้เกิดขึ้นเฉพาะในกรณีที่ถูกต้องเท่านั้น

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 6 ผลิตภัณฑ์

    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้