โปรดดู Altera PHYLite สําหรับคู่มือผู้ใช้ IP Core อินเทอร์เฟซแบบขนานเวอร์ชั่น 2015.01.28 และก่อนหน้า คุณอาจเห็นค่าที่สงวนไว้ของที่อยู่ Avalon R/W[23:21] ที่ระบุไว้ในตาราง 11: Address Map คือ 3'h2 อย่างไรก็ตาม ผลลัพธ์การจําลองแสดงค่า 3'h4 ที่ไม่ตรงกับคู่มือผู้ใช้ ปัญหาเกิดจากค่าที่ไม่ถูกต้องที่ระบุไว้ในคู่มือผู้ใช้
การจําลองคู่มือผู้ใช้
ที่อยู่ Avalon [23:21] 3'h2 (ไม่ถูกต้อง) 3'h4 (ถูกต้อง)
Avalon Address R/W [23:21] ในคู่มือผู้ใช้จะได้รับการอัปเดตจาก 3\'h2 เป็น 3\'h4 สําหรับคุณสมบัติทั้งหมดในตาราง Address Map
ปัญหานี้มีกําหนดเวลาให้แก้ไขในเวอร์ชันถัดไปของ Altera PHYLite สําหรับคู่มือผู้ใช้ IP Core อินเทอร์เฟซแบบขนาน
ตารางที่ 11: แผนผังที่อยู่
ที่อยู่ Avalon คุณสมบัติ R/W
ระยะเอาต์พุตพิน {id[3:0],3\'h4,lane_addr[7:0], พิน{4:0],8\'D0}
Pin PVT Compensated Input Delay {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],pin_off[2:0],4\'h0}
ความล่าช้าในการป้อนข้อมูล Strobe PVT ที่ชดเชย {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],3\'h6,4\'h0}
Strobe เปิดใช้งานเฟส {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],3\'h7,4\'h0}
Strobe เปิดใช้งานความล่าช้า {id[3:0],3\'h4,lane_addr[7:0],4\'hC,9\'h008}
อ่านความล่าช้าที่ถูกต้อง {id[3:0],3\'h4,lane_addr[7:0],4\'hC,9\'h00C}
รหัส VREF ภายใน {id[3:0],3\'h4,lane_addr[7:0],4\'hC,9\'h014}
{id[3:0]
3\'h4,lane_
addr[7:0], พิน{4
:0],8\'D0}