ID บทความ: 000084370 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/05/2013

ทําไมฉันจึงได้รับข้อผิดพลาด CRC ในอุปกรณ์ Cyclone V ของฉันหลังจากการกําหนดค่าเสร็จสมบูรณ์

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาซอฟต์แวร์ Quartus® II ที่รู้จักในเวอร์ชัน 12.1sp1 การตั้งค่าที่ไม่ถูกต้องทําให้มองเห็นข้อผิดพลาด CRC หลังจากกําหนดค่าในอุปกรณ์ Cyclone® V ซึ่งมีผลต่อความหนาแน่นของอุปกรณ์ต่อไปนี้:

  • 5CEA5
  • 5CGXC4
  • 5CGXC5
  • 5CGTD5

ซึ่งจะทําให้อุปกรณ์ทํางานไม่ถูกต้องในโหมดผู้ใช้

ลักษณะหนึ่งคือบิตติดอยู่ที่ 1 หรือ 0 ในการออกแบบที่ได้รับผลกระทบ หากต้องการดูว่าคุณได้รับผลกระทบจากสิ่งนี้หรือไม่ ให้ตรวจสอบพิน CRC_error หรือใช้ SOFT CRC_error IP โปรดดู วิธีการทดสอบ AN539 ของการตรวจจับและกู้คืนข้อผิดพลาดโดยใช้ CRC ในอุปกรณ์ Altera FPGA (PDF)เกี่ยวกับวิธีการใช้ IP CRC_errorแบบซอฟต์

ความละเอียด

อัปเดตซอฟต์แวร์ Quartus II ของคุณเป็นเวอร์ชัน 13.0 สําหรับการออกแบบCyclone V ที่มุ่งเป้าไปที่อุปกรณ์ที่ได้รับผลกระทบ

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Cyclone® V E FPGA
Cyclone® V GT FPGA
Cyclone® V GX FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้