ตระกูลอุปกรณ์ส่วนใหญ่จะระบุไว้ในคู่มือว่าการสลับนาฬิกาแบบแมนนวลจําเป็นต้องเรียกใช้งานทั้งสองนาฬิกา:
-
ทั้ง inclk0 และ inclk1 ต้องทํางานเมื่อสัญญาณ clkswitch ไปถึงระดับสูงเพื่อเริ่มเหตุการณ์สวิตช์นาฬิกาแบบแมนนวล การไม่ปฏิบัติตามข้อกําหนดนี้ทําให้การสลับนาฬิกาทํางานไม่ถูกต้อง
ด้วยข้อกําหนดนี้ คุณไม่สามารถใช้สวิตช์นาฬิกาแบบแมนนวลได้สําหรับแอปพลิเคชันที่ซ้ําซ้อนของนาฬิกา เมื่อคุณต้องการเปลี่ยนไปใช้นาฬิกาสํารองในกรณีที่นาฬิกาหลักล้มเหลว
เมื่อจําเป็นต้องมีการเกิดซ้ําซ้อนของนาฬิกา คุณสามารถใช้การสลับนาฬิกาอัตโนมัติได้ แต่คุณต้องตรวจสอบให้แน่ใจว่านาฬิกาทั้งสองทํางานเมื่อมีการกําหนดค่าFPGA หากคุณไม่สามารถปฏิบัติตามข้อกําหนดนี้ คุณสามารถปิดใช้งานคุณสมบัติการสลับนาฬิกาใน PLL และแทรกบล็อกการควบคุมนาฬิกาในการออกแบบของคุณบนพาธนาฬิการะหว่างพินอินพุตและ PLL แทน ซึ่งจะช่วยให้คุณสามารถเลือกระหว่างพินนาฬิกาสองพินด้วยตนเองได้โดยไม่มีข้อกําหนดว่านาฬิกากําลังทํางานอยู่
หมายเหตุ โดยการแทรกบล็อกการควบคุมสัญญาณนาฬิกาบนพาธอินพุต ระบบจะขับเคลื่อน PLL ผ่านเครือข่ายทั่วโลก เพื่อให้ค่า Jitter เพิ่มขึ้นและไม่สามารถชดเชยพาธนาฬิกาได้อย่างสมบูรณ์