ID บทความ: 000084302 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/09/2012

ncvlog: *W, WARIPR: คําเตือนภายในซอร์สโค้ดที่ได้รับการปกป้อง

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คําเตือนนี้อาจเกิดขึ้นหลายครั้งโดยซอฟต์แวร์ Cadence NC-Sim เมื่อรวบรวมStratix® V Verilog HDL libraries สําหรับเครื่องมือ Cadence จากซอฟต์แวร์ Quartus® II เวอร์ชั่น 10.1 ถึง 11.1

คุณสามารถเพิกเฉยต่อคําเตือนเหล่านี้ได้อย่างปลอดภัย

ปัญหานี้ได้รับการกําหนดให้แก้ไขในAlteraชุดการออกแบบที่สมบูรณ์ในอนาคต

หมาย เหตุ:
ไลบรารี Stratix V Verilog HDL สําหรับเครื่องมือ Cadence อยู่ใน /quartus/eda/sim_lib/cadence ไดเรกทอรี สําหรับข้อมูลเพิ่มเติม โปรดดู คู่มือสําหรับการคอมไพล์Stratixไลบรารี V ในวิธีใช้ Quartus II เวอร์ชัน 10.1 และใหม่กว่า

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

Stratix® V FPGA
Stratix® V E FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Stratix® V GS FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้